stringtranslate.com

Bucle de enganche de fase

Un bucle de enganche de fase o bucle de enganche de fase ( PLL ) es un sistema de control que genera una señal de salida cuya fase es fija en relación con la fase de una señal de entrada. Mantener la fase de entrada y salida sincronizadas también implica mantener las frecuencias de entrada y salida iguales, por lo que un bucle de enganche de fase también puede seguir una frecuencia de entrada. Y al incorporar un divisor de frecuencia , un PLL puede generar una frecuencia estable que es un múltiplo de la frecuencia de entrada.

Estas propiedades se utilizan para la sincronización de reloj, demodulación , síntesis de frecuencia , multiplicadores de reloj y recuperación de señal de un canal de comunicación ruidoso. Desde 1969, un solo circuito integrado puede proporcionar un bloque de construcción PLL completo, y hoy en día tienen frecuencias de salida desde una fracción de un hercio hasta muchos gigahercios . Por lo tanto, los PLL se emplean ampliamente en radio , telecomunicaciones , computadoras (por ejemplo, para distribuir señales de reloj sincronizadas con precisión en microprocesadores ), inversores de conexión a red (convertidores de potencia electrónicos utilizados para integrar recursos renovables de CC y elementos de almacenamiento como fotovoltaicos y baterías con la red eléctrica) y otras aplicaciones electrónicas.

Ejemplo sencillo

Figura 1. Bucle de enganche de fase analógico simple

Un PLL analógico simple es un circuito electrónico que consta de un oscilador de frecuencia variable y un detector de fase en un bucle de retroalimentación (Figura 1). El oscilador genera una señal periódica V o con una frecuencia proporcional a un voltaje aplicado, de ahí el término oscilador controlado por voltaje (VCO). El detector de fase compara la fase de la señal de salida del VCO con la fase de la señal de referencia de entrada periódica V i y emite un voltaje (estabilizado por el filtro) para ajustar la frecuencia del oscilador para que coincida con la fase de V o con la fase de V i .

Analogía del reloj

La fase puede ser proporcional al tiempo , [a] por lo que una diferencia de fase puede corresponder a una diferencia de tiempo.

Si se dejan solos, los distintos relojes marcarán el tiempo a velocidades ligeramente diferentes. Un reloj mecánico , por ejemplo, puede adelantarse o atrasarse unos pocos segundos por hora en comparación con un reloj atómico de referencia (como el NIST-F2 ). Esa diferencia horaria se vuelve sustancial con el tiempo. En cambio, el propietario puede sincronizar su reloj mecánico (con distintos grados de precisión) sincronizando su fase con un reloj de referencia.

Un método de sincronización ineficiente implica que el propietario restablezca su reloj a la hora de ese reloj más preciso todas las semanas. Pero, si no se hace nada, su reloj seguirá desviándose del reloj de referencia a la misma velocidad de unos pocos segundos por hora.

Un método de sincronización más eficiente (análogo al PLL simple de la Figura 1) utiliza el control de ajuste de tiempo rápido-lento (análogo a cómo se puede ajustar la frecuencia del VCO) disponible en algunos relojes. De manera análoga al comparador de fase, el propietario podría notar la desalineación de su reloj y girar su ajuste de tiempo una pequeña cantidad proporcional para hacer que la frecuencia de su reloj sea un poco más lenta (si su reloj era rápido) o más rápida (si su reloj era lento). Si no sobrecompensa, entonces su reloj será más preciso que antes. A lo largo de una serie de tales ajustes semanales, la noción de segundo de su reloj coincidiría lo suficientemente cerca con el reloj de referencia, por lo que podría decirse que están bloqueados tanto en frecuencia como en fase.

Una versión electromecánica temprana de un bucle de enganche de fase se utilizó en 1921 en el reloj Shortt-Synchronome .

Historia

La sincronización espontánea de relojes de péndulo débilmente acoplados fue observada por el físico holandés Christiaan Huygens ya en 1673. [1] A principios del siglo XIX, Lord Rayleigh observó la sincronización de tubos de órgano y diapasones débilmente acoplados . [2] En 1919, WH Eccles y JH Vincent descubrieron que dos osciladores electrónicos que habían sido sintonizados para oscilar a frecuencias ligeramente diferentes pero que estaban acoplados a un circuito resonante pronto oscilarían a la misma frecuencia. [3] La sincronización automática de osciladores electrónicos fue descrita en 1923 por Edward Victor Appleton . [4]

En 1925, David Robertson , primer profesor de ingeniería eléctrica en la Universidad de Bristol , introdujo el bloqueo de fase en el diseño de su reloj para controlar el toque de la campana Great George en el nuevo Wills Memorial Building . El reloj de Robertson incorporaba un dispositivo electromecánico que podía variar la velocidad de oscilación del péndulo y derivaba señales de corrección de un circuito que comparaba la fase del péndulo con la de un pulso telegráfico entrante desde el Observatorio de Greenwich todas las mañanas a las 10:00 GMT. Incluía equivalentes de cada elemento de un PLL electrónico moderno, el sistema de Robertson se adelantó notablemente a su tiempo en el sentido de que su detector de fase era una implementación de lógica de relé de los circuitos de transistores para detectores de fase/frecuencia que no se vieron hasta la década de 1970. 

El trabajo de Robertson fue anterior a la investigación de lo que más tarde se denominó bucle de enganche de fase en 1932, cuando investigadores británicos desarrollaron una alternativa al receptor superheterodino de Edwin Armstrong , el homodino o receptor de conversión directa . En el sistema homodino o sincrodino, un oscilador local se sintonizaba a la frecuencia de entrada deseada y se multiplicaba por la señal de entrada. La señal de salida resultante incluía la información de modulación original. La intención era desarrollar un circuito receptor alternativo que requiriera menos circuitos sintonizados que el receptor superheterodino. Dado que el oscilador local se desviaría rápidamente en frecuencia, se aplicó una señal de corrección automática al oscilador, manteniéndolo en la misma fase y frecuencia de la señal deseada. La técnica fue descrita en 1932, en un artículo de Henri de Bellescize, en la revista francesa L'Onde Électrique . [5] [6] [7]

En los receptores de televisión analógica desde al menos fines de la década de 1930, los circuitos de barrido horizontal y vertical con bucle de enganche de fase están bloqueados con pulsos de sincronización en la señal de transmisión. [8]

En semiconductores HC4046A

En 1969, Signetics introdujo una línea de circuitos integrados monolíticos de bajo costo como el NE565 que utilizaba transistores bipolares , que eran sistemas completos de bucle de enganche de fase en un chip, [9] y las aplicaciones de la técnica se multiplicaron. Unos años más tarde, RCA introdujo el bucle de enganche de fase de micropotencia CD4046 que utilizaba CMOS , que también se convirtió en un popular componente básico de circuitos integrados.

Estructura y función

Los mecanismos de bucle de enganche de fase se pueden implementar como circuitos analógicos o digitales. Ambas implementaciones utilizan la misma estructura básica.

Los circuitos PLL analógicos incluyen cuatro elementos básicos:

Variaciones

Existen varias variantes de PLL. Algunos términos que se utilizan son "bucle de enganche de fase analógico" (APLL), también conocido como "bucle de enganche de fase lineal" (LPLL), "bucle de enganche de fase digital" (DPLL), "bucle de enganche de fase totalmente digital" (ADPLL) y "bucle de enganche de fase por software" (SPLL). [10]

PLL analógico o lineal (APLL)
El detector de fase es un multiplicador analógico . El filtro de bucle es activo o pasivo . Utiliza un oscilador controlado por voltaje (VCO). Se dice que APLL es de tipo II si su filtro de bucle tiene una función de transferencia con exactamente un polo en el origen (consulte también la conjetura de Egan sobre el rango de activación de APLL de tipo II ).
PLL digital (DPLL)
Un PLL analógico con un detector de fase digital (como XOR , flip flop JK activado por flanco , detector de frecuencia de fase). Puede tener un divisor digital en el bucle.
Todo PLL digital (ADPLL)
El detector de fase, el filtro y el oscilador son digitales. Utiliza un oscilador de control numérico (NCO).
PLL neuronal (NPLL)
El detector de fase se implementa mediante no linealidad neuronal y el oscilador mediante neuronas oscilantes controladas por frecuencia. [11]
PLL de software (SPLL)
Los bloques funcionales se implementan mediante software en lugar de hardware especializado.
PLL de bomba de carga (CP-PLL)
CP-PLL es una modificación de los bucles de enganche de fase con detector de fase-frecuencia y señales de forma de onda cuadrada. Véase también la conjetura de Gardner sobre CP-PLL .

Parámetros de rendimiento

Aplicaciones

Los bucles de enganche de fase se utilizan ampliamente para fines de sincronización ; en comunicaciones espaciales para demodulación coherente y extensión de umbral , sincronización de bits y sincronización de símbolos. Los bucles de enganche de fase también se pueden utilizar para demodular señales moduladas en frecuencia . En transmisores de radio, se utiliza un PLL para sintetizar nuevas frecuencias que son múltiplos de una frecuencia de referencia, con la misma estabilidad que la frecuencia de referencia. [13]

Otras aplicaciones incluyen:

Recuperación del reloj

Algunas secuencias de datos, especialmente las secuencias de datos seriales de alta velocidad (como la secuencia de datos sin procesar del cabezal magnético de una unidad de disco), se envían sin un reloj que las acompañe. El receptor genera un reloj a partir de una referencia de frecuencia aproximada y luego utiliza un PLL para alinearlo en fase con los bordes de la señal de la secuencia de datos . Este proceso se conoce como recuperación de reloj . Para que este esquema funcione, la secuencia de datos debe tener bordes con la suficiente frecuencia para corregir cualquier desviación en el oscilador del PLL. Por lo tanto, normalmente se utiliza un código de línea con un límite superior estricto en el tiempo máximo entre bordes (por ejemplo, codificación 8b/10b ) para codificar los datos.

Desviación

Si se envía un reloj en paralelo con los datos, ese reloj se puede utilizar para muestrear los datos. Debido a que el reloj debe recibirse y amplificarse antes de que pueda activar los flip-flops que muestrean los datos, habrá un retraso finito, dependiente del proceso, la temperatura y el voltaje, entre el borde del reloj detectado y la ventana de datos recibidos. Este retraso limita la frecuencia a la que se pueden enviar los datos. Una forma de eliminar este retraso es incluir un PLL de desfase en el lado de recepción, de modo que el reloj en cada flip-flop de datos coincida en fase con el reloj recibido. En ese tipo de aplicación, se utiliza con frecuencia una forma especial de PLL llamada bucle bloqueado por retardo (DLL). [14]

Generación de reloj

Muchos sistemas electrónicos incluyen procesadores de diversos tipos que funcionan a frecuencias de cientos de megahercios a gigahercios, muy por encima de las frecuencias prácticas de los osciladores de cristal . Normalmente, los relojes suministrados a estos procesadores provienen de PLL de generador de reloj, que multiplican un reloj de referencia de frecuencia más baja (normalmente 50 o 100 MHz) hasta la frecuencia de funcionamiento del procesador. El factor de multiplicación puede ser bastante grande en los casos en que la frecuencia de funcionamiento es de varios gigahercios y el cristal de referencia es de solo decenas o cientos de megahercios.

Espectro expandido

Todos los sistemas electrónicos emiten cierta energía de radiofrecuencia no deseada. Diversos organismos reguladores (como la FCC en los Estados Unidos) establecen límites a la energía emitida y a las interferencias que ésta provoca. El ruido emitido generalmente aparece en picos espectrales agudos (normalmente en la frecuencia de funcionamiento del dispositivo y unos pocos armónicos). Un diseñador de sistemas puede utilizar un PLL de espectro ensanchado para reducir la interferencia con receptores de alta Q al distribuir la energía sobre una porción más grande del espectro. Por ejemplo, al cambiar la frecuencia de funcionamiento hacia arriba y hacia abajo en una pequeña cantidad (alrededor del 1 %), un dispositivo que funciona a cientos de megahercios puede distribuir su interferencia de manera uniforme sobre unos pocos megahercios del espectro, lo que reduce drásticamente la cantidad de ruido que se ve en los canales de radio FM de transmisión , que tienen un ancho de banda de varias decenas de kilohercios.

Distribución del reloj

Normalmente, el reloj de referencia entra en el chip y activa un bucle de enganche de fase (PLL), que a su vez activa la distribución del reloj del sistema. La distribución del reloj suele estar equilibrada de modo que el reloj llega a cada punto final simultáneamente. Uno de esos puntos finales es la entrada de retroalimentación del PLL. La función del PLL es comparar el reloj distribuido con el reloj de referencia entrante y variar la fase y la frecuencia de su salida hasta que los relojes de referencia y de retroalimentación coincidan en fase y frecuencia.

Los PLL son omnipresentes: sintonizan relojes en sistemas de varios metros de ancho, así como relojes en pequeñas porciones de chips individuales. A veces, el reloj de referencia puede no ser en realidad un reloj puro, sino más bien un flujo de datos con suficientes transiciones como para que el PLL pueda recuperar un reloj normal a partir de ese flujo. A veces, el reloj de referencia tiene la misma frecuencia que el reloj impulsado a través de la distribución de reloj; otras veces, el reloj distribuido puede ser un múltiplo racional del de referencia.

Detección AM

Un PLL puede utilizarse para demodular sincrónicamente señales moduladas en amplitud (AM). El PLL recupera la fase y la frecuencia de la portadora de la señal AM entrante. La fase recuperada en el VCO difiere de la de la portadora en 90°, por lo que se desplaza en fase para que coincida y luego se envía a un multiplicador. La salida del multiplicador contiene tanto la suma como la diferencia de las señales de frecuencia, y la salida demodulada se obtiene mediante un filtrado de paso bajo . Dado que el PLL responde solo a las frecuencias de la portadora que están muy cerca de la salida del VCO, un detector AM PLL exhibe un alto grado de selectividad e inmunidad al ruido que no es posible con los demoduladores AM de tipo pico convencionales. Sin embargo, el bucle puede perder el bloqueo cuando las señales AM tienen una profundidad de modulación del 100%. [15]

Reducción de ruido y fluctuaciones

Una propiedad deseable de todos los PLL es que los bordes del reloj de referencia y de retroalimentación se alineen lo más posible. La diferencia promedio en el tiempo entre las fases de las dos señales cuando el PLL ha alcanzado el bloqueo se denomina desfase de fase estático (también llamado error de fase de estado estable ). La varianza entre estas fases se denomina fluctuación de seguimiento . Lo ideal es que el desfase de fase estático sea cero y la fluctuación de seguimiento sea lo más baja posible. [ dudosodiscutir ]

El ruido de fase es otro tipo de fluctuación que se observa en los PLL, y es causado por el propio oscilador y por los elementos utilizados en el circuito de control de frecuencia del oscilador. Se sabe que algunas tecnologías funcionan mejor que otras en este sentido. Los mejores PLL digitales se construyen con elementos de lógica acoplada al emisor ( ECL ), a expensas de un alto consumo de energía. Para mantener bajo el ruido de fase en los circuitos PLL, es mejor evitar saturar las familias lógicas como la lógica transistor-transistor ( TTL ) o CMOS . [16]

Otra propiedad deseable de todos los PLL es que la fase y la frecuencia del reloj generado no se vean afectadas por cambios rápidos en los voltajes de las líneas de alimentación de energía y tierra, así como en el voltaje del sustrato sobre el que se fabrican los circuitos PLL. Esto se llama rechazo de ruido del sustrato y de la fuente de alimentación . Cuanto mayor sea el rechazo de ruido, mejor.

Para mejorar aún más el ruido de fase de la salida, se puede emplear un oscilador bloqueado por inyección después del VCO en el PLL.

Síntesis de frecuencia

En los sistemas de comunicación inalámbrica digital (GSM, CDMA, etc.), los PLL se utilizan para proporcionar la conversión ascendente del oscilador local durante la transmisión y la conversión descendente durante la recepción. En la mayoría de los teléfonos celulares, esta función se ha integrado en gran medida en un solo circuito integrado para reducir el costo y el tamaño del teléfono. Sin embargo, debido al alto rendimiento requerido de los terminales de la estación base, los circuitos de transmisión y recepción se construyen con componentes discretos para lograr los niveles de rendimiento requeridos. Los módulos de oscilador local GSM se construyen típicamente con un circuito integrado de sintetizador de frecuencia y VCO de resonador discreto. [ cita requerida ]

Referencia del ángulo de fase

Los inversores de conexión a red basados ​​en inversores de fuente de tensión suministran o absorben potencia real en la red eléctrica de CA en función del ángulo de fase de la tensión que generan en relación con el ángulo de fase de la tensión de la red, que se mide utilizando un PLL. En aplicaciones fotovoltaicas , cuanto más se adelanta la onda sinusoidal producida a la onda de tensión de la red, más potencia se inyecta en la red. En aplicaciones de baterías, cuanto más se retrasa la onda sinusoidal producida con respecto a la onda de tensión de la red, más se carga la batería desde la red, y cuanto más se adelanta la onda sinusoidal producida a la onda de tensión de la red, más se descarga la batería en la red. [ cita requerida ]

Diagrama de bloques

Diagrama de bloques de un bucle de enganche de fase

El diagrama de bloques que se muestra en la figura muestra una señal de entrada, F I , que se utiliza para generar una salida, F O . La señal de entrada a menudo se denomina señal de referencia (también abreviada F REF ). [17]

En la entrada, un detector de fase (que se muestra como el detector de frecuencia de fase y los bloques de bomba de carga en la figura) compara dos señales de entrada y produce una señal de error que es proporcional a su diferencia de fase. Luego, la señal de error se filtra con un filtro de paso bajo y se utiliza para accionar un VCO que crea una fase de salida. La salida se alimenta a través de un divisor opcional a la entrada del sistema, lo que produce un bucle de retroalimentación negativa . Si la fase de salida se desvía, la señal de error aumentará, lo que impulsará la fase del VCO en la dirección opuesta para reducir el error. De este modo, la fase de salida se bloquea con la fase de la entrada.

Los bucles de enganche de fase analógicos se construyen generalmente con un detector de fase analógico, un filtro de paso bajo y un VCO colocados en una configuración de retroalimentación negativa . Un bucle de enganche de fase digital utiliza un detector de fase digital; también puede tener un divisor en la ruta de retroalimentación o en la ruta de referencia, o en ambas, para hacer que la frecuencia de la señal de salida del PLL sea un múltiplo racional de la frecuencia de referencia. También se puede crear un múltiplo no entero de la frecuencia de referencia reemplazando el contador simple de división por N en la ruta de retroalimentación con un contador de deglución de pulsos programable . Esta técnica generalmente se conoce como sintetizador de N fraccional o PLL de N fraccional. [ dudosodiscutir ]

El oscilador genera una señal de salida periódica. Supongamos que inicialmente el oscilador está a casi la misma frecuencia que la señal de referencia. Si la fase del oscilador se retrasa respecto de la de referencia, el detector de fase cambia el voltaje de control del oscilador para acelerarlo. De la misma manera, si la fase se adelanta lentamente respecto de la de referencia, el detector de fase cambia el voltaje de control para desacelerar el oscilador. Dado que inicialmente el oscilador puede estar lejos de la frecuencia de referencia, los detectores de fase prácticos también pueden responder a las diferencias de frecuencia, de modo de aumentar el rango de bloqueo de las entradas admisibles. Dependiendo de la aplicación, la salida útil del sistema PLL la proporciona la salida del oscilador controlado o la señal de control del oscilador. [ cita requerida ]

Elementos

Detector de fase

Un detector de fase (PD) genera un voltaje que representa la diferencia de fase entre dos señales. En un PLL, las dos entradas del detector de fase son la entrada de referencia y la retroalimentación del VCO. El voltaje de salida del PD se utiliza para controlar el VCO de manera que la diferencia de fase entre las dos entradas se mantenga constante, lo que lo convierte en un sistema de retroalimentación negativa. [18]

Los diferentes tipos de detectores de fase tienen diferentes características de rendimiento.

Por ejemplo, el mezclador de frecuencia produce armónicos que añaden complejidad en aplicaciones donde la pureza espectral de la señal del VCO es importante. Las bandas laterales no deseadas (espurias) resultantes, también llamadas "espurias de referencia", pueden dominar los requisitos del filtro y reducir el rango de captura muy por debajo o aumentar el tiempo de sincronización más allá de los requisitos. En estas aplicaciones se utilizan los detectores de fase digitales más complejos que no tienen un componente de espurias de referencia tan severo en su salida. Además, cuando están sincronizados, la diferencia de fase de estado estable en las entradas que utilizan este tipo de detector de fase es cercana a los 90 grados. [ cita requerida ]

En aplicaciones PLL, con frecuencia es necesario saber cuándo el bucle está desfasado. Los detectores digitales de fase-frecuencia más complejos suelen tener una salida que permite una indicación fiable de una condición de desfasado.

Una compuerta XOR se utiliza a menudo en los PLL digitales como un detector de fase simple y eficaz. También se puede utilizar en sentido analógico con solo una ligera modificación del circuito.

Filtrar

El bloque comúnmente llamado filtro de bucle PLL (normalmente un filtro de paso bajo) generalmente tiene dos funciones distintas.

La función principal es determinar la dinámica del bucle, también llamada estabilidad . Así es como el bucle responde a las perturbaciones, como los cambios en la frecuencia de referencia, los cambios del divisor de retroalimentación o en el arranque. Las consideraciones comunes son el rango en el que el bucle puede lograr el bloqueo (rango de pull-in, rango de bloqueo o rango de captura), la rapidez con la que el bucle logra el bloqueo (tiempo de bloqueo, tiempo de bloqueo o tiempo de asentamiento ) y el comportamiento de amortiguación . Dependiendo de la aplicación, esto puede requerir uno o más de los siguientes: una proporción simple (ganancia o atenuación), una integral (filtro de paso bajo) y/o una derivada ( filtro de paso alto ). Los parámetros del bucle que se examinan comúnmente para esto son el margen de ganancia y el margen de fase del bucle . Los conceptos comunes en la teoría de control, incluido el controlador PID, se utilizan para diseñar esta función.

La segunda consideración común es limitar la cantidad de energía de frecuencia de referencia (ondulación) que aparece en la salida del detector de fase y que luego se aplica a la entrada de control del VCO. Esta frecuencia modula el VCO y produce bandas laterales de FM comúnmente llamadas "espurias de referencia".

El diseño de este bloque puede estar dominado por cualquiera de estas consideraciones, o puede ser un proceso complejo que combine las interacciones de ambas. La contrapartida típica de aumentar el ancho de banda es una degradación de la estabilidad. Por el contrario, la contrapartida de una amortiguación adicional para una mejor estabilidad es una velocidad reducida y un mayor tiempo de asentamiento. A menudo, el ruido de fase también se ve afectado. [13]

Oscilador

Todos los bucles de enganche de fase emplean un elemento oscilador con capacidad de frecuencia variable. Puede ser un VCO analógico controlado por circuitos analógicos en el caso de un APLL o controlado digitalmente mediante el uso de un convertidor digital a analógico como es el caso de algunos diseños de DPLL. En los ADPLL se utilizan osciladores digitales puros, como un oscilador controlado numéricamente. [ cita requerida ]

Ruta de retroalimentación y divisor opcional

Un divisor digital de ejemplo (por 4) para usar en la ruta de retroalimentación de un PLL multiplicador

Los PLL pueden incluir un divisor entre el oscilador y la entrada de retroalimentación al detector de fase para producir un sintetizador de frecuencia . Un divisor programable es particularmente útil en aplicaciones de transmisores de radio y para la sincronización de computadoras, ya que se puede producir una gran cantidad de frecuencias a partir de un único oscilador de referencia estable, preciso y controlado por cristal de cuarzo (que eran costosos antes de que la síntesis hidrotermal a escala comercial proporcionara cuarzo sintético barato).

Algunos PLL también incluyen un divisor entre el reloj de referencia y la entrada de referencia al detector de fase. Si el divisor en la ruta de retroalimentación divide por y el divisor de entrada de referencia divide por , permite que el PLL multiplique la frecuencia de referencia por . Puede parecer más simple simplemente alimentar al PLL con una frecuencia más baja, pero en algunos casos la frecuencia de referencia puede estar limitada por otros problemas, y entonces el divisor de referencia es útil.

La multiplicación de frecuencia también se puede lograr bloqueando la salida del VCO al armónico N de la señal de referencia. En lugar de un detector de fase simple, el diseño utiliza un mezclador de armónicos (mezclador de muestreo). El mezclador de armónicos convierte la señal de referencia en un tren de impulsos rico en armónicos. [b] La salida del VCO se sintoniza de forma aproximada para que esté cerca de uno de esos armónicos. En consecuencia, la salida deseada del mezclador de armónicos (que representa la diferencia entre el armónico N y la salida del VCO) cae dentro de la banda de paso del filtro de bucle.

También debe tenerse en cuenta que la retroalimentación no se limita a un divisor de frecuencia. Este elemento puede ser otro elemento, como un multiplicador de frecuencia o un mezclador. El multiplicador hará que la salida del VCO sea un submúltiplo (en lugar de un múltiplo) de la frecuencia de referencia. Un mezclador puede traducir la frecuencia del VCO mediante un desplazamiento fijo. También puede ser una combinación de estos. Por ejemplo, un divisor después de un mezclador permite que el divisor funcione a una frecuencia mucho más baja que el VCO sin una pérdida en la ganancia del bucle.

Modelado

Modelo de dominio temporal de APLL

Las ecuaciones que rigen un bucle de enganche de fase con un multiplicador analógico como detector de fase y filtro lineal se pueden derivar de la siguiente manera. Sea la entrada al detector de fase y la salida del VCO con fases y . Las funciones y describen formas de onda de señales. Entonces la salida del detector de fase está dada por

La frecuencia del VCO generalmente se toma como una función de la entrada del VCO como

donde es la sensibilidad del VCO y se expresa en Hz / V; es una frecuencia de funcionamiento libre del VCO.

El filtro de bucle se puede describir mediante un sistema de ecuaciones diferenciales lineales.

donde es una entrada del filtro, es una salida del filtro, es -por- matriz, . representa un estado inicial del filtro. El símbolo de estrella es una transpuesta conjugada .

Por lo tanto, el siguiente sistema describe PLL

¿Dónde está un cambio de fase inicial?

Modelo de dominio de fase de APLL

Considere que la entrada del PLL y la salida del VCO son señales de alta frecuencia. Entonces, para cualquier función periódica diferenciable por partes , existe una función tal que la salida del filtro

en el dominio de la fase es asintóticamente igual (la diferencia es pequeña con respecto a las frecuencias) a la salida del modelo de filtro en el dominio del tiempo. [19] [20] Aquí la función es una característica del detector de fase .

Denotar por la diferencia de fase

Entonces el siguiente sistema dinámico describe el comportamiento del PLL

Aquí ; es la frecuencia de un oscilador de referencia (asumimos que es constante).

Ejemplo

Considere señales sinusoidales

y un circuito RC unipolar simple como filtro. El modelo en el dominio del tiempo toma la forma

Las características de PD para estas señales son iguales [21] a

Por lo tanto, el modelo de dominio de fase toma la forma

Este sistema de ecuaciones es equivalente a la ecuación del péndulo matemático.

Modelo de dominio de fase linealizado

Los bucles de enganche de fase también se pueden analizar como sistemas de control aplicando la transformada de Laplace . La respuesta del bucle se puede escribir como

Dónde

Las características del bucle se pueden controlar insertando diferentes tipos de filtros de bucle. El filtro más simple es un circuito RC unipolar . La función de transferencia de bucle en este caso es

La respuesta del bucle se convierte en:

Esta es la forma de un oscilador armónico clásico . El denominador puede relacionarse con el de un sistema de segundo orden:

donde es el factor de amortiguamiento y es la frecuencia natural del bucle.

Para el filtro RC unipolar,

La frecuencia natural del bucle es una medida del tiempo de respuesta del bucle, y el factor de amortiguamiento es una medida del sobreimpulso y la oscilación. Lo ideal es que la frecuencia natural sea alta y el factor de amortiguamiento esté cerca de 0,707 (amortiguamiento crítico). Con un filtro unipolar, no es posible controlar la frecuencia del bucle y el factor de amortiguamiento de forma independiente. En el caso del amortiguamiento crítico,

Un filtro ligeramente más eficaz, el filtro de adelanto y retardo incluye un polo y un cero. Esto se puede realizar con dos resistencias y un condensador. La función de transferencia para este filtro es

Este filtro tiene dos constantes de tiempo

Sustituyendo lo anterior se obtiene la siguiente frecuencia natural y factor de amortiguación

Los componentes del filtro de bucle se pueden calcular de forma independiente para una frecuencia natural y un factor de amortiguación determinados.

El diseño de filtros de bucle en el mundo real puede ser mucho más complejo, por ejemplo, si se utilizan filtros de orden superior para reducir varios tipos o fuentes de ruido de fase. (Consulte la referencia de D Banerjee a continuación)

Implementación de un bucle de enganche de fase digital en software

Los bucles de enganche de fase digitales se pueden implementar en hardware, utilizando circuitos integrados como un CMOS 4046. Sin embargo, con los microcontroladores cada vez más rápidos, puede tener sentido implementar un bucle de enganche de fase en software para aplicaciones que no requieren enganche en señales en el rango de MHz o más rápido, como controlar con precisión las velocidades del motor. La implementación de software tiene varias ventajas, incluida la fácil personalización del bucle de retroalimentación, incluido el cambio de la relación de multiplicación o división entre la señal que se rastrea y el oscilador de salida. Además, es útil comprender y experimentar con una implementación de software. Como ejemplo de un bucle de enganche de fase implementado utilizando un detector de frecuencia de fase se presenta en MATLAB, ya que este tipo de detector de fase es robusto y fácil de implementar.

% Este ejemplo está escrito en MATLAB% Inicializar variables vcofreq = zeros ( 1 , numiterations ); ervec = zeros ( 1 , numiterations ); % Mantener un registro de los últimos estados de referencia, señal y señal de error qsig = 0 ; qref = 0 ; lref = 0 ; lsig = 0 ; lersig = 0 ; phs = 0 ; freq = 0 ;                        % Constantes de filtro de bucle (proporcional y derivativa) % Actualmente potencias de dos para facilitar la multiplicación por desplazamientos prop = 1 / 128 ; deriv = 64 ;      para it = 1 : numiteraciones % Simular un oscilador local usando un contador de 16 bits phs = mod ( phs + floor ( freq / 2 ^ 16 ), 2 ^ 16 ); ref = phs < 32768 ; % Obtener el siguiente valor digital (0 o 1) de la señal a rastrear sig = tracksig ( it ); % Implementar el detector de fase-frecuencia rst = ~ ( qsig & qref ); % Restablecer el "flip-flop" del detector de fase-frecuencia % cuando tanto la señal como la referencia son altas qsig = ( qsig | ( sig & ~ lsig )) & rst ; % Activar el flip-flop de señal y el borde delantero de la señal qref = ( qref | ( ref & ~ lref )) & rst ; % Activar el flip-flop de referencia en el borde delantero de la referencia lref = ref ; lsig = sig ; % Almacena estos valores para la siguiente iteración (para detección de bordes) ersig = qref - qsig ; % Calcula la señal de error (si la frecuencia debe aumentar o disminuir) % La señal de error es dada por una u otra señal de flip flop % Implementa un filtro de polo-cero por entrada proporcional y derivativa a la frecuencia filtered_ersig = ersig + ( ersig - lersig ) * deriv ; % Mantiene la señal de error para la salida proporcional lersig = ersig ; % Integra la frecuencia del VCO usando la señal de error freq = freq - 2 ^ 16 * filtered_ersig * prop ; % La frecuencia se rastrea como una fracción binaria de punto fijo % Almacena la frecuencia actual del VCO vcofreq ( 1 , it ) = freq / 2 ^ 16 ;                                                                                                           % Almacena la señal de error para mostrar si la señal o la referencia tienen una frecuencia más alta ervec ( 1 , it ) = ersig ; fin    

En este ejemplo, se supone que una matriz tracksigcontiene una señal de referencia que se debe rastrear. El oscilador se implementa mediante un contador, donde el bit más significativo del contador indica el estado de encendido/apagado del oscilador. Este código simula los dos flip-flops de tipo D que componen un comparador de fase-frecuencia. Cuando la referencia o la señal tiene un borde positivo, el flip-flop correspondiente cambia a alto. Una vez que tanto la referencia como la señal están altas, ambos flip-flops se reinician. El flip-flop que está alto determina en ese instante si la referencia o la señal adelantan al otro. La señal de error es la diferencia entre estos dos valores de flip-flop. El filtro polo-cero se implementa sumando la señal de error y su derivada a la señal de error filtrada. Esto a su vez se integra para encontrar la frecuencia del oscilador.

En la práctica, es probable que se inserten otras operaciones en la retroalimentación de este bucle de enganche de fase. Por ejemplo, si el bucle de enganche de fase implementara un multiplicador de frecuencia, la señal del oscilador podría dividirse en frecuencia antes de compararla con la señal de referencia.

Véase también

Notas

  1. ^ Si la frecuencia es constante y la fase inicial es cero, entonces la fase de una sinusoide es proporcional al tiempo.
  2. ^ Normalmente, la onda sinusoidal de referencia activa un circuito de diodo de recuperación escalonada para generar este tren de impulsos. El tren de impulsos resultante activa una compuerta de muestra.

Referencias

  1. ^ Christiaan Huygens, Horologium Oscillatorium … (París, Francia: F. Muguet, 1673), páginas 18-19. De la página 18: "... illudque accidit memoratu dignum,... brevi tempore reduceret". (… y vale la pena mencionarlo, ya que con dos relojes construidos en esta forma y que suspendemos de la misma manera, verdaderamente a la viga transversal se le asignan dos fulcros [es decir, dos relojes de péndulo fueron suspendidos de la misma viga de madera]; los movimientos de Los péndulos comparten así las oscilaciones opuestas entre los dos [relojes], ya que los dos relojes en ningún momento se mueven ni siquiera una pequeña distancia, y el sonido de ambos puede escucharse claramente juntos siempre: porque si la parte más interna [de uno de los relojes ] se altera con un poco de ayuda, se habrá restaurado en poco tiempo por los propios relojes.) Traducción al inglés proporcionada por la traducción de Ian Bruce de Horologium Oscillatorium … , páginas 16–17.
  2. ^ Ver:
    • Lord Rayleigh, The Theory of Sound (Londres, Inglaterra: Macmillan, 1896), vol. 2. La sincronización de los tubos del órgano en fase opuesta se menciona en §322c, páginas 221–222.
    • Lord Rayleigh (1907) “Notas acústicas — VII”, Philosophical Magazine , 6.ª serie, 13  : 316–333. Véase “Diapasones con ligera influencia mutua”, páginas 322–323.
  3. ^ Ver:
    • Vincent (1919) "Sobre algunos experimentos en los que dos circuitos oscilatorios mantenidos vecinos afectan a un circuito resonante", Actas de la Sociedad Física de Londres , 32 , pt. 2, 84–91.
    • WH Eccles y JH Vincent, Especificaciones de patentes británicas , 163  : 462 (17 de febrero de 1920).
  4. ^ EV Appleton (1923) "La sincronización automática de osciladores de triodo", Proceedings of the Cambridge Philosophical Society , 21 (Parte III): 231–248. Disponible en línea en: Internet Archive.
  5. ^ Henri de Bellescize, "La réception synchrone", L'Onde Électrique (más tarde: Revue de l'Electricité et de l'Electronique ), vol. 11, páginas 230–240 (junio de 1932).
  6. ^ Véase también: patente francesa n.º 635.451 (presentada: 6 de octubre de 1931; expedida: 29 de septiembre de 1932); y patente estadounidense "Sistema de sincronización", n.º 1.990.428 (presentada: 29 de septiembre de 1932; expedida: 5 de febrero de 1935).
  7. ^ Notas para un curso de la Universidad de Guelph que describe el PLL y la historia temprana, incluido un tutorial sobre el PLL de IC Archivado el 24 de febrero de 2009 en Wayback Machine
  8. ^ "Señal de entrada y salida de pantalla de vídeo del Comité Nacional de Sistemas de Televisión". Sxlist.com . Consultado el 14 de octubre de 2010 .
  9. ^ Grebene, A.; Camenzind, H. (1969). "El bloqueo de fase como un nuevo enfoque para circuitos integrados sintonizados". Compendio de artículos técnicos de la ISSCC . XII : 100-101. doi :10.1109/ISSCC.1969.1154749 – vía IEEE Xplore .
  10. ^ Roland E. Best (2007). Phase Locked Loops 6/e : Diseño, simulación y aplicaciones: Diseño, simulación y aplicaciones . McGraw Hill Professional. ISBN 978-0-07-149375-8.
  11. ^ Ahissar, E. Bucles de bloqueo de fase neuronal. Patente de EE. UU. N.º 6.581.046 (2003).
  12. ^ Leonov, GA; Kuznetsov, NV; Yuldashev, MV; Yuldashev, RV (2015). "Rangos de retención, arrastre y bloqueo de circuitos PLL: definiciones matemáticas rigurosas y limitaciones de la teoría clásica". IEEE Transactions on Circuits and Systems I: Regular Papers . 62 (10). IEEE: 2454–2464. arXiv : 1505.04262 . doi :10.1109/TCSI.2015.2476295. S2CID  12292968.
  13. ^ ab Khalili Dermani, M.; Baghaei, MS; Colas, Frédéric; Rioual, Michel; Guillaud, Xavier; Retiere, Nicolas (2022). "Análisis de estabilidad no lineal de la etapa de potencia de los cargadores de vehículos eléctricos conectados a la red débil". Taller CIRED Porto 2022: Movilidad eléctrica y sistemas de distribución de energía. Institución de Ingeniería y Tecnología. págs. 955–959. doi :10.1049/icp.2022.0855. ISBN 978-1-83953-705-9. Número de identificación del sujeto  251122708.
  14. ^ M. Horowitz; C. Yang; S. Sidiropoulos (1 de enero de 1998). "Señalización eléctrica de alta velocidad: descripción general y limitaciones" (PDF) . IEEE Micro. Archivado desde el original (PDF) el 21 de febrero de 2006.
  15. ^ Dixon, Robert (1998), Diseño de receptor de radio , CRC Press, pág. 215, ISBN 0824701615
  16. ^ Basab Bijoy Purkayastha; Kandarpa Kumar Sarma (2015). Un sistema de recuperación de señales y símbolos basado en bucle de enganche de fase digital para canales inalámbricos . India: Springer (India) Pvt. Ltd. (Parte de Springer Scinece+Business Media). pág. 5. ISBN 978-81-322-2040-4.
  17. ^ Collins, Ian (julio de 2018). "Fundamentos del bucle de enganche de fase (PLL)". Analog Dialogue . 52 . Archivado desde el original el 14 de julio de 2018.
  18. ^ Basab Bijoy Purkayastha; Kandarpa Kumar Sarma (2015). Un sistema de recuperación de señales y símbolos basado en bucle de enganche de fase digital para canales inalámbricos . India: Springer (India) Pvt. Ltd. (Parte de Springer Scinece+Business Media). pág. 94. ISBN 978-81-322-2040-4.
  19. ^ GA Leonov, NV Kuznetsov, MV Yuldashev, RV Yuldashev; Kuznetsov; Yuldashev; Yuldashev (2012). "Método analítico para el cálculo de la característica del detector de fase" (PDF) . IEEE Transactions on Circuits and Systems II: Express Briefs . 59 (10): 633–637. doi :10.1109/TCSII.2012.2213362. S2CID  2405056. Archivado (PDF) desde el original el 2022-10-09.{{cite journal}}: CS1 maint: multiple names: authors list (link)
  20. ^ NV Kuznetsov, GA Leonov, MV Yuldashev, RV Yuldashev; Leonov; Yuldashev; Yuldashev (2011). "Métodos analíticos para el cálculo de características de detectores de fase y diseño de PLL". ISSCS 2011 - Simposio internacional sobre señales, circuitos y sistemas . págs. 7–10. doi :10.1109/ISSCS.2011.5978639. ISBN 978-1-61284-944-7.S2CID30208667  .​{{cite book}}: CS1 maint: multiple names: authors list (link)
  21. ^ AJ Viterbi, Principios de comunicación coherente , McGraw-Hill, Nueva York, 1966

Lectura adicional

Enlaces externos