La matriz de rejilla de pines[1][2] o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips.
Su alineación de pines se presenta en forma vertical y horizontal.
Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador.
Para un número dado de pines, este tipo de paquete ocupa menos espacio que los tipos más viejos como el dual in-line package (DIP o DIL).
Las versiones plastic pin grid array (PPGA) y posteriormente flip-chip pin grid array (FCPGA), fueron creadas por Intel Corporation para los microprocesadores Intel Pentium, y a menudo son usados en placas base con zócalos de CPU ZIF (zero insertion force) para proteger los delicados pines.