stringtranslate.com

Aceleradores de Apple II

Los aceleradores Apple II son dispositivos de hardware informático que permiten que una computadora Apple II funcione más rápido que su frecuencia de reloj prevista .

Aceleradores de 8 bits

Número nueve Apple Booster –Corporación informática número nueve (tecnología visual número nueve)

Number Nine Apple Booster (1982) fue uno de los primeros aceleradores para la serie de computadoras Apple II. Esta tarjeta es la versión original del Accelerator II de Saturn (por lo tanto, la placa de circuito impreso del Accelerator II comparte los logotipos de Saturn Systems y NNCC). A $598, Saturn era mucho más barata que NNCC, pero hoy en día hay poca información disponible sobre la placa.

Demonio de la velocidad –Tecnologías de microcomputadoras (McT)

La tarjeta SpeedDemon de Microcomputer Technologies (McT) fue una de las primeras aceleradoras de Apple II que utilizaba el nuevo microprocesador 65C02 y la primera en implementar la tecnología de almacenamiento en caché. Esto permitía que la tarjeta utilizara pequeñas cantidades de memoria, lo que hacía que su producción fuera menos costosa y eliminaba la necesidad de desperdiciar ciclos de reloj para actualizar la RAM dinámica que utilizaban otras tarjetas. Otras aceleradoras que no utilizaban almacenamiento en caché funcionaban a 3,58 MHz la mayor parte del tiempo, pero tenían que reducir la velocidad a 1 MHz para este ciclo de actualización. Para las tarjetas periféricas que requerían operaciones "lentas" de 1 MHz, la SpeedDemon siempre ralentizaba el acceso a la ranura n.° 6 a 1 MHz, mientras que un puente en la tarjeta controlaba la ralentización de las ranuras n.° 4 y n.° 5. La SpeedDemon se vendía originalmente a 295 dólares.

Acelerador II –Sistemas Saturno (Titan Technologies)

El Accelerator II de Saturn System fue el acelerador original para la serie de computadoras Apple II. La tarjeta aceleraba el Apple II y el Apple II Plus utilizando un microprocesador MOS 6502 más rápido y una RAM de alta velocidad incorporada . Cuando se activaba la tarjeta aceleradora, el software se ejecutaba dentro de la CPU y la memoria de la tarjeta, sin utilizar esos componentes en la placa base. La tarjeta usaba una serie de 8 interruptores DIP para configurar las velocidades de acceso a las ranuras, así como la velocidad de la tarjeta. Dado que el Accelerator II se lanzó antes de la introducción del Apple IIe por parte de Apple , aunque la tarjeta se ejecutara en un Apple IIe, el software que requería un microprocesador 65C02 o usaba memoria auxiliar no funcionaba correctamente; este problema se resolvió con el Accelerator IIe, que fue un rediseño completo. Saturn Systems cambió su nombre a principios de la década de 1980 a Titan Technologies debido a complicaciones de marca registrada .

Acelerador IIe –Titan Technologies (anteriormente Saturn Systems)

El Accelerator //e fue lanzado en 1984 por Titan Technologies, una versión mejorada del Saturn Accelerator original, en respuesta a la introducción del Apple IIe. La tarjeta mantuvo los 64 KB de RAM de la tarjeta original y agregó el nuevo microprocesador 65C02. Esta tarjeta resolvió el problema de incompatibilidad de RAM auxiliar de la tarjeta anterior, sin embargo no aceleró este segundo banco de RAM que era común en el Apple IIe.

TransWarp –Ingeniería Aplicada

[1]

Applied Engineering fue la última compañía en ofrecer una tarjeta aceleradora para Apple II basada en ranuras, la TransWarp . Esta nueva tarjeta ofrecía una completa configuración de ranuras mediante interruptores DIP y control de velocidad mediante interruptores DIP y software. Un usuario podía mantener presionada la tecla Esc al iniciar el sistema para desactivar la tarjeta para aplicaciones sensibles a la velocidad. En un Apple II Plus, la TransWarp emulaba la tarjeta de lenguaje 16k. La TransWarp funcionaba a las mismas velocidades de 3,58, 1,79 y 1,02 (comúnmente indicadas como "1") MHz que otros aceleradores de su tiempo, sin embargo, incluía la friolera de 256 KB de RAM integrada. Según Apple Assembly Line de marzo de 1986 (volumen 6, número 6), así es como la TransWarp utilizaba la RAM :

La memoria RAM de 256K de TransWarp está dividida en cuatro bancos de 64K. Cuando enciendes tu Apple con TransWarp instalado, toda la ROM desde $D000 hasta $FFFF se copia en uno de los bancos de RAM de alta velocidad. El resto de este banco no se utiliza. Se utiliza un segundo banco en lugar de la RAM de la placa base. El tercer y cuarto banco se utilizan en lugar del primer y segundo banco de AUXMEM, si tienes una tarjeta RAM como RAMWORKS instalada en la ranura AUX. Si tienes una RAMWORKS grande en la ranura auxiliar de un //e, cualquier banco adicional más allá de dos seguirá siendo utilizable, pero a "solo" 1 MHz. [2]

El mismo número de la publicación determinó que la TransWarp era más rápida que la McT SpeedDemon o la Titan Accelerator //e al ejecutar las mismas aplicaciones, a pesar de que las tres tarjetas funcionaban a la misma velocidad nativa de 3,58 MHz. La TransWarp se lanzó a principios y mediados de la década de 1980 con un precio minorista original de 279 dólares. Applied Engineering ofreció una actualización única de 89 dólares al microprocesador 65802 de 16 bits , para las personas que podían utilizar sus funciones avanzadas.

TransWarp II –Ingeniería Aplicada (IA)

[3]

El TransWarp II fue un acelerador completamente rediseñado por Applied Engineering (AE). La compañía descartó el diseño de RAM integrada del TransWarp original a favor de una implementación basada en caché con licencia como la que usaba Zip Technology. Sin embargo, en lugar de usar un chip híbrido, Applied Engineering optó por implementar el diseño en una tarjeta. Desafortunadamente, dado que el diseño estaba licenciado por Bits and Pieces, los creadores del Rocket Chip, y no por Zip Technologies, Applied Engineering se vio obligada a dejar de vender el TransWarp II poco después de su introducción, debido a que Zip ganó una demanda por infracción de patente contra Bits and Pieces por la implementación de la tecnología de almacenamiento en caché de Zip.

TransWarp III (nunca lanzado) –Ingeniería Aplicada

[4]

Se suponía que el TransWarp III de Applied Engineering sería el sustituto del TransWarp II tras la abrupta discontinuación de ese producto. Debido a la disminución del mercado del Apple II a principios de los años 90, el TransWarp III nunca vio la luz del día. Algunos creen que las imágenes de los anuncios que anunciaban el TransWarp III en las revistas relacionadas con el Apple II eran maquetas completas y que el producto nunca existió. Los anuncios promocionaban velocidades más rápidas y una fácil actualización cuando estuvieran disponibles los microprocesadores 65c02 más rápidos.

Chip con cierre hermético –Tecnologías Zip

Zip Technologies presentó el Zip Chip Model 4000 de 4 MHz (también: Zip Chip II - 4) en AppleFest en mayo de 1989. Se trataba de un diseño revolucionario. En lugar de construir un acelerador en una tarjeta de expansión , Zip utilizó un diseño de chip híbrido conocido como System in Package (SiP), y utilizó este módulo de chip para reemplazar directamente el microprocesador en el Apple II. Tomaron un núcleo 65C02 y lo combinaron con lógica de control y 8 KB de RAM caché en un paquete DIP de 40 pines muy compacto , no mucho más grande que la CPU 65C02 original a la que reemplazó. Al crear este acelerador ultracompacto y sin ranuras, todo el mercado sin explotar de decenas de miles de computadoras Apple IIc quedó disponible. Dentro del Zip Chip, todos los ajustes se podían controlar mediante software, incluidas las velocidades de ranura individuales que se podían establecer en 1 MHz o "acelerar". El acelerador era de tipo caché, basado en la patente estadounidense n.° 4 794 523 de Zip Technology y tenía capacidad para 10 configuraciones de velocidad diferentes. Zip presentó más tarde un Zip Chip Model 8000 (también: Zip Chip II - 8) que tenía características idénticas pero funcionaba a 8 MHz.

Cremallera GSX –Tecnologías Zip

El acelerador está formado por una CPU WDC 65C816 que funciona a una velocidad máxima de 15 MHz y una caché dividida en 32 KB de "datos" y 32 KB de "etiquetas". El resultado es un aumento medio del rendimiento de 4 veces. [5]

Se anunciaron dos modelos más económicos, pero nunca llegaron a comercializarse: el modelo 1500 "ZipChipGS" y el modelo 1525 "ZipChipGS Plus". Estos dos modelos se diseñaron para encajar en el zócalo de la CPU (similar a los modelos ZipChip de 8 bits) en lugar de ocupar una ranura. El modelo 1500, más económico, no tendría compatibilidad con DMA y se suponía que funcionaría a 8 MHz con 8 KB de caché. El 1525 también funcionaría a 8 MHz, pero incluiría compatibilidad con DMA y 16 KB de caché.

El modelo 1600 basado en ranuras ("Zip GSX") se puso a disposición con distintas velocidades de reloj y con distintas cantidades de caché. Tanto la caché como la velocidad de la CPU se podían actualizar.

Chip de cohete –Pedazos y piezas

Bits and Pieces introdujo el Rocket Chip poco después de que saliera al mercado el Zip Chip. El producto era casi idéntico en apariencia y función al Zip Chip de Zip Technologies, sin embargo operaba a 5 MHz frente a los 4 MHz del Zip Chip Model 4000, y el Rocket Chip II funcionaba a unos vertiginosos 10 MHz cuando se lanzó después del Zip Chip Model 8000 de 8 MHz. Una característica única del Rocket Chip era su capacidad de reducir la velocidad de un Apple II a 0,05 MHz para una operación en "cámara lenta". Aunque el Rocket Chip era más rápido en ambos casos que el Zip Chip, había algunas incompatibilidades de software poco frecuentes con el chip, mientras que el Zip Chip no tuvo ningún problema informado. Estos problemas se debieron quizás a que Bits and Pieces forzaba el límite físico de sus núcleos 65C02 para exprimir la velocidad adicional en un juego de superioridad con Zip Technologies. Zip Technologies terminó con la ventaja cuando demandó con éxito a Bits and Pieces por violación de patente y, a su vez, obligó a la empresa a cerrar.

A2 Turbo –Ian Kim

Desarrollado por Ian Kim. Mayo de 2021

A2 OverDrive –Ian Kim

Desarrollado por Ian Kim. Mayo de 2021. Hay 2 puertos de salida digital de 8 bits y 1 puerto de entrada de 8 bits. También hay un generador de interrupciones de 16 bits ( IRQ o NMI ). Con esta función, puede reproducir canciones WAV en estéreo de 22 kHz. Además, tiene integrados 64 KB compatibles con Saturn y 384 KB compatibles con RAMWORK. Hay RAM adicional en la dirección SLOT ROM, que es una función especial y se puede utilizar de forma útil al desarrollar programas.

Placa base Apple IIc Plus

Apple Computer obtuvo la licencia del diseño del acelerador basado en caché de Zip Technologies para su diseño del Apple IIc Plus . Esto permitió que el ordenador funcionara cuatro veces más rápido que su predecesor de 1 MHz, el Apple IIc . En lugar de utilizar un diseño monolítico de sistema en paquete del Zip Chip, que podría haber causado problemas de espacio libre en la parte superior, así como un coste añadido al compacto Apple IIc Plus, Apple separó económicamente el diseño del Zip Chip en sus componentes individuales, utilizando chips de RAM estáticos listos para usar para el caché de 8 KB.

Overclocking

En octubre de 2001, Michael J. Mahon, un entusiasta que frecuenta el grupo de noticias de Usenet comp.sys.apple2 sobre el Apple II, propuso hacer overclocking del Apple IIc Plus. [6] Durante los siguientes años, los miembros del grupo de noticias informaron de velocidades que oscilaban entre 8 MHz y 10 MHz simplemente cambiando el oscilador de cristal de 16 MHz de la placa base por uno más rápido (el Apple IIc Plus divide la frecuencia del oscilador por cuatro para alcanzar la frecuencia real del procesador). Algunos usuarios con una memoria caché de RAM estática de 120 ns informaron de problemas para alcanzar los 10 MHz, mientras que otros con chips de 100 ns tuvieron más éxito. La mayoría pudo alcanzar los 8 MHz. [7] [8]

Véase también

Referencias

  1. ^ "Repositorio de ingeniería aplicada - Apple IIE".
  2. ^ Línea de montaje de Apple v6, n.° 6, marzo de 1996 Archivado el 4 de marzo de 2016 en Wayback Machine.
  3. ^ "Repositorio de ingeniería aplicada - Apple IIE".
  4. ^ "Repositorio de ingeniería aplicada - Apple IIE".
  5. ^ https://apple2online.com/~appleon1/web_documents/apple_ii_faqs.pdf [ enlace muerto permanente ]
  6. ^ Octubre de 2001 MJM comp.sys.apple2 Propuesta de overclocking para Apple IIc+
  7. ^ 2003 comp.sys.apple2 Discusión sobre overclocking de Apple IIc+ "Comprobación de velocidad"
  8. ^ 2006 comp.sys.apple2 Discusión sobre overclocking del Apple IIc+ "Overclocking del IIc+"

Enlaces externos