Una matriz de rejilla de pines ( PGA ) es un tipo de encapsulado de circuito integrado . En un PGA, el paquete es cuadrado o rectangular y los pines están dispuestos en una disposición regular en la parte inferior del paquete. Los pasadores suelen estar espaciados 2,54 mm (0,1") [1] y pueden cubrir o no toda la parte inferior del paquete.
Los PGA a menudo se montan en placas de circuito impreso utilizando el método del orificio pasante o se insertan en un zócalo . Los PGA permiten más pines por circuito integrado que los paquetes más antiguos, como el paquete dual en línea (DIP).
El chip se puede montar en la parte superior o inferior (el lado fijado). Las conexiones se pueden realizar mediante unión de cables o mediante montaje de chip invertido . Normalmente, los paquetes PGA utilizan unión de cables cuando el chip está montado en el lado con clavijas y construcción de chip invertido cuando el chip está en la parte superior. Algunos paquetes PGA contienen múltiples matrices, por ejemplo, las CPU Ryzen Zen 2 y Zen 3 para el zócalo AM4 .
Una matriz de rejilla de pines de chip invertido (FC-PGA o FCPGA) es una forma de matriz de rejilla de pines en la que el troquel mira hacia abajo en la parte superior del sustrato con la parte posterior del troquel expuesta. Esto permite que la matriz tenga un contacto más directo con el disipador de calor u otro mecanismo de enfriamiento.
Las CPU FC-PGA fueron introducidas por Intel en 1999, para los procesadores Coppermine core Pentium III y Celeron [2] basados en Socket 370 , y se produjeron hasta el Socket G3 en 2013. Los procesadores FC-PGA encajan en los zócalos de la placa base con fuerza de inserción cero (ZIF) ; AMD también utilizó paquetes similares.
Una matriz de rejilla de pines cerámicos (CPGA) es un tipo de embalaje utilizado por los circuitos integrados . Este tipo de embalaje utiliza un sustrato cerámico con clavijas dispuestas en una red de clavijas. Algunas CPU que utilizan empaquetado CPGA son AMD Socket A Athlons y Duron .
AMD utilizó un CPGA para los procesadores Athlon y Duron basados en Socket A, así como para algunos procesadores AMD basados en Socket AM2 y Socket AM2+ . Si bien otros fabricantes han utilizado factores de forma similares, no se los denomina oficialmente CPGA. Este tipo de embalaje utiliza un sustrato cerámico con pines dispuestos en una matriz.
Una matriz de rejilla de pines orgánicos (OPGA) es un tipo de conexión para circuitos integrados , y especialmente CPU , donde la matriz de silicio está unida a una placa hecha de plástico orgánico que está perforada por una serie de pines que realizan las conexiones necesarias para la toma .
Intel utilizó el empaque de matriz de rejilla de pines de plástico (PPGA) para los procesadores Celeron con núcleo Mendocino de último modelo basados en Socket 370 . [3] Algunos procesadores anteriores al Socket 8 también usaban un factor de forma similar, aunque no se los denominaba oficialmente PPGA.
Los procesadores Intel basados en Socket 5 y Socket 7 utilizan la matriz de cuadrícula de pines escalonada (SPGA) . El zócalo 8 utilizó un diseño SPGA parcial en la mitad del procesador.
Consta de dos conjuntos cuadrados de pines, desplazados en ambas direcciones por la mitad de la distancia mínima entre los pines en uno de los conjuntos. Dicho de otra manera: dentro de un límite cuadrado, los pines forman una red cuadrada diagonal . Generalmente hay una sección en el centro del paquete sin alfileres. Los paquetes SPGA suelen ser utilizados por dispositivos que requieren una mayor densidad de pines que la que puede proporcionar un PGA, como los microprocesadores .
Una matriz de rejilla de pernos (SGA) es un paquete de escala de chips de matriz de rejilla de clavijas cortas para uso en tecnología de montaje en superficie . La matriz de rejilla de postes de polímero o la matriz de rejilla de postes de plástico fue desarrollada conjuntamente por el Centro Interuniversitario de Microelectrónica (IMEC) y el Laboratorio de Tecnología de Producción de Siemens AG . [4] [5]
La matriz de cuadrícula de pines reducida fue utilizada por las variantes móviles con socket de los procesadores Intel Core i3/5/7 y presenta un paso de pin reducido de 1 mm, [6] a diferencia del paso de pin de 1,27 mm utilizado por los procesadores AMD contemporáneos y los Intel más antiguos. procesadores. Se utiliza en los zócalos G1 , G2 y G3 .
{{cite web}}
: Falta o está vacío |url=
( ayuda )