stringtranslate.com

Cong de Jason

Jingsheng Jason Cong ( chino :丛京生; nacido en 1963 en Pekín) es un informático, educador y emprendedor en serie estadounidense nacido en China. Recibió su licenciatura en informática de la Universidad de Pekín en 1985, su maestría y doctorado en informática de la Universidad de Illinois en Urbana-Champaign en 1987 y 1990, respectivamente. Ha sido miembro del cuerpo docente del Departamento de Informática de la Universidad de California en Los Ángeles (UCLA) desde 1990. Actualmente, es profesor distinguido del rector y director del Centro de Computación Específica del Dominio (CDSC).

Contribuciones a la investigación e impacto comercial

Cong realizó contribuciones fundamentales a la tecnología de síntesis de FPGA . Su resultado a principios de los años 1990 sobre el mapeo óptimo de profundidad (FlowMap) para FPGA basados ​​en tablas de búsqueda [1] es una piedra angular de todas las herramientas de síntesis lógica de FPGA utilizadas en la actualidad. Esto, junto con los trabajos posteriores sobre los métodos basados ​​en enumeración de corte [2] y coincidencia booleana [3] para el mapeo de FPGA, condujo a una exitosa empresa emergente, Aplus Design Technologies (1998-2003), fundada por Cong. Aplus desarrolló la primera herramienta de evaluación de arquitectura de FPGA y la primera herramienta de síntesis física disponibles comercialmente, que fueron fabricadas por la mayoría de las empresas de FPGA y distribuidas a decenas de miles de diseñadores de FPGA en todo el mundo. Aplus fue adquirida por Magma Design Automation en 2003, que ahora es parte de Synopsys .

La investigación de Cong también tuvo un impacto significativo en la síntesis de alto nivel (HLS) para circuitos integrados . La investigación de una década de duración realizada por su grupo en la década de 2000 condujo a otra empresa derivada de la UCLA, AutoESL Design Automation (2006-2011), cofundada por Cong. AutoESL desarrolló la herramienta HLS más utilizada para FPGA [4] y fue adquirida por Xilinx en 2011. La herramienta HLS de AutoESL (rebautizada como Vivado HLS [5] después de la adquisición de Xilinx) permite a los diseñadores de FPGA utilizar lenguajes de programación de software C/C++ en lugar de lenguajes de descripción de hardware para el diseño e implementación de FPGA.

En 2009, Cong dirigió un grupo de doce profesores de UCLA, Rice, Ohio-State y UC Santa Barbara y ganó un premio altamente competitivo de NSF Expeditions in Computing Award sobre Computación Específica de Dominio Personalizable (CDSC). [6]

La investigación de Cong sobre el diseño centrado en la interconexión [7] para circuitos integrados desempeña un papel importante en la superación del desafío del cierre temporal en diseños submicrónicos profundos en la década de 1990. Su trabajo en la planificación, síntesis y optimización del diseño de interconexiones VLSI , así como la colocación de circuitos analíticos multinivel altamente escalables [8] están integrados en el núcleo de todas las herramientas de síntesis física desarrolladas por la industria EDA. El ejemplo de adopción de la industria más conocido fue Magma Design Automation , que se fundó en 1997 con el objetivo de lograr el cierre temporal a través de la síntesis física. Cong formó parte de su Consejo Asesor Técnico desde su inicio hasta su IPO, y más tarde como su Asesor Tecnológico Jefe de 2003 a 2008. Magma fue adquirida por Synopsys en 2012.

Premios seleccionados

Premio Phil Kaufman 2024 por contribuciones fundamentales a la tecnología de automatización del diseño de FPGA. [9]

El trabajo de Cong en FlowMap recibió el Premio de Impacto Técnico ACM/IEEE A. Richard Newton 2011 [10] en Automatización de Diseño Electrónico "por trabajo pionero en mapeo de tecnología para FPGA que ha tenido un impacto significativo en la comunidad de investigación y la industria de FPGA", y fue el primero en ser incluido en el Salón de la Fama de FPGA y Computación Reconfigurable [11] por ACM TCFPGA.

Cong fue elegido miembro del IEEE en 2000 "por sus contribuciones fundamentales en el diseño asistido por computadora de circuitos integrados, especialmente en la automatización del diseño físico, la optimización de interconexiones y la síntesis de FPGAs", y miembro del ACM en 2008 "por sus contribuciones a la automatización del diseño electrónico". [12]

Recibió el Premio al Logro Técnico de la Sociedad de Circuitos y Sistemas (CAS) IEEE 2010 [13] "Por contribuciones fundamentales a la automatización del diseño electrónico, especialmente en síntesis FPGA, optimización de interconexión VLSI y automatización del diseño físico", y también el Premio al Logro Técnico de la Sociedad de Computación IEEE 2016 [14] "Por establecer las bases algorítmicas para la síntesis de alto nivel de matrices de puertas programables en campo". Es el único que recibió un Premio al Logro Técnico tanto de la Sociedad de Circuitos y Sistemas IEEE como de la Sociedad de Computación.

En febrero de 2017, Cong fue elegido miembro de la Academia Nacional de Ingeniería . [15] Fue elegido miembro extranjero de la Academia China de Ingeniería en 2019. [16]

Referencias

  1. ^ J. Cong y Y. Ding, (1994) "FlowMap: Un algoritmo de mapeo de tecnología óptimo para la optimización de retardo en diseños de FPGA basados ​​en tablas de búsqueda", IEEE Trans. on Computer-Aided Design . 13 (1). pp. 1-12. doi :10.1109/43.273754}.
  2. ^ J. Cong, C. Wu y Y. Ding, "Clasificación de cortes y poda: posibilitación de una solución de mapeo FPGA general y eficiente", Actas del Simposio Internacional sobre Arreglos de Puertas Programables en Campo, Monterey, California, febrero de 1999, págs. 29-35. (Seleccionado para FPGA20: las contribuciones más significativas en el Simposio FPGA de 1992 a 2001)
  3. ^ J. Cong y YY Hwang, "Coincidencia booleana para PLB complejos en FPGA basados ​​en LUT con aplicación a la evaluación de la arquitectura", Actas del Simposio internacional de 1998 sobre matrices de puertas programables en campo, Monterey, California, febrero de 1998, págs. 27-34. doi :10.1145/275107.275116.
  4. ^ J. Cong, B. Liu, S. Neuendorffer, J. Noguera, K. Vissers y Z. Zhang, (2011) "Síntesis de alto nivel para FPGAs: desde la creación de prototipos hasta la implementación", IEEE Transactions on Computer-Aided Design . 30 (4). págs. 473-491. doi :10.1109/TCAD.2011.2110592.
  5. ^ "Síntesis de alto nivel de Vivado". Xilinx . Consultado el 2 de septiembre de 2020 .
  6. ^ "UCLA Center for Domain-Specific Computing" (Centro de computación específica del dominio de la UCLA). Centro de computación específica del dominio . Consultado el 2 de septiembre de 2020 .
  7. ^ J. Cong, "Un flujo de diseño centrado en la interconexión para tecnologías nanométricas", Proc. IEEE , abril de 2001.
  8. ^ T. Chan, J. Cong y K. Sze, "Método generalizado multinivel dirigido por fuerza para la colocación de circuitos", Actas del Simposio Internacional sobre Diseño Físico, San Francisco, California, abril de 2005, págs. 185-192. (Premio al mejor artículo)
  9. ^ Dr. Jason Cong, ganador del premio Phil Kaufman 2024
  10. ^ Premio ACM/IEEE A. Richard Newton de Impacto Técnico en Automatización de Diseño Electrónico
  11. ^ http://hof.tcfpga.org
  12. ^ "Jason Cong". Asociación de Maquinaria Informática . Consultado el 8 de enero de 2020 .
  13. ^ Destinatarios del premio Charles A. Desoer al logro técnico
  14. ^ Premio al Logro Técnico Edward J. McCluskey
  15. ^ La Academia Nacional de Ingeniería elige a 84 miembros y 22 miembros extranjeros, 8 de febrero de 2017. Consultado el 8 de enero de 2020.
  16. ^ "中国工程院2019年院士增选结果". Academia China de Ingeniería . 2019-11-22 . Consultado el 16 de enero de 2020 .

Enlaces externos