stringtranslate.com

Proceso de 10 nm

En la fabricación de semiconductores , la Hoja de Ruta Tecnológica Internacional para Semiconductores (ITRS) define el " proceso de 10 nanómetros " como el nodo de tecnología MOSFET que sigue al nodo de "14 nm" .

Desde al menos 1997, los "nodos de proceso" han sido nombrados puramente por razones de marketing, y no tienen relación con las dimensiones del circuito integrado; [1] ni la longitud de la compuerta, ni el paso del metal ni el paso de la compuerta en un dispositivo de "10 nm" son de diez nanómetros. [2] [3] [4] Por ejemplo, los procesos de " 7 nm " de GlobalFoundries son dimensionalmente similares al proceso de "10 nm" de Intel. [5] Los procesos de "10 nm" de TSMC y Samsung están en algún punto entre los procesos de "14 nm" y "10 nm" de Intel en cuanto a densidad de transistores . La densidad de transistores (número de transistores por milímetro cuadrado) es más importante que el tamaño del transistor, ya que los transistores más pequeños ya no significan necesariamente un mejor rendimiento o un aumento en el número de transistores. [ cita requerida ]

Todos los procesos de producción de "10 nm" se basan en la tecnología FinFET (transistor de efecto de campo de aletas), un tipo de tecnología MOSFET de múltiples puertas que es una evolución no planar de la tecnología CMOS de silicio planar . Samsung comenzó su producción de chips de "clase 10 nm" en 2013 para sus chips de memoria flash de celdas multinivel (MLC) , seguidos por sus SoC utilizando su proceso de 10 nm en 2016. TSMC comenzó la producción comercial de chips de "10 nm" en 2016, e Intel comenzó más tarde la producción de chips de "10 nm" en 2018. [ necesita actualización ] 

Fondo

El nombre original de este nodo tecnológico por parte de ITRS era "11 nm". Según la edición de 2007 de la hoja de ruta, para el año 2022, se proyectaba que la mitad del paso (es decir, la mitad de la distancia entre características idénticas en una matriz) para una DRAM sería de 11  nm .

En 2008, Pat Gelsinger , que en ese momento se desempeñaba como director de tecnología de Intel, dijo que Intel veía un "camino claro" hacia el nodo de "10 nm". [6] [7]

En 2011, Samsung anunció planes para introducir el  proceso de "10 nm" el año siguiente. [8] [ necesita actualización ] En 2012, Samsung anunció chips de memoria flash eMMC que se producen utilizando el proceso de "10 nm". [9] 

En 2018, el concepto de "10 nm", tal como se entendía en general, solo se producía en grandes volúmenes en Samsung . GlobalFoundries se había saltado el concepto de "10 nm", [ necesita actualización ] Intel aún no había comenzado la producción en grandes volúmenes de "10 nm", debido a problemas de rendimiento, [ necesita actualización ] y TSMC había considerado que el concepto de "10 nm" sería un nodo de corta duración, [10] dedicado principalmente a los procesadores de Apple durante 2017-2018, pasando a " 7 nm " en 2018. [ necesita actualización ]

También hay que hacer una distinción entre los "10 nm" que comercializan las fundiciones y los "10 nm" que comercializan las empresas de DRAM.

Historia de la producción tecnológica

En abril de 2013, Samsung anunció que había comenzado la producción en masa de chips de memoria flash de celdas multinivel (MLC) utilizando un proceso de "clase de 10 nm", que, según Tom's Hardware, Samsung definió como "un nodo de tecnología de proceso en algún lugar entre 10 nm y 20 nm". [11] El 17 de octubre de 2016, Samsung Electronics anunció la producción en masa de chips SoC a "10 nm". [12] El principal desafío anunciado de la tecnología en ese momento había sido el triple patrón para su capa de metal. [13] [14] [ necesita actualización ] 

TSMC comenzó la producción comercial de chips de "10 nm" a principios de 2016, antes de pasar a la producción en masa a principios de 2017. [15]

El 21 de abril de 2017, Samsung comenzó a enviar su teléfono inteligente Galaxy S8 , que usaba la versión de la compañía del procesador "10 nm". [16] [ necesita actualización ] El 12 de junio de 2017, Apple entregó tabletas iPad Pro de segunda generación impulsadas por chips Apple A10X producidos por TSMC utilizando el proceso FinFET "10 nm". [17]

El 12 de septiembre de 2017, Apple anunció el Apple A11 , un sistema en un chip basado en ARM de 64 bits, fabricado por TSMC utilizando un proceso FinFET de "10 nm", que contiene 4.300 millones de transistores en una matriz de 87,66 mm2 .

En abril de 2018, Intel anunció un retraso en la producción en volumen de CPU de "10 nm" para el mercado general hasta algún momento de 2019. [18] En julio, la fecha exacta se fijó aún más en la temporada navideña. [19] Mientras tanto, sin embargo, lanzaron un chip móvil de "10 nm" de bajo consumo, aunque exclusivo para los mercados chinos y con gran parte del chip deshabilitado. [20] [ necesita actualización ]

En junio de 2018, en VLSI 2018, Samsung anunció sus procesos "11LPP" y "8LPP". "11LPP" era un híbrido basado en la tecnología "14 nm" y "10 nm" de Samsung. "11LPP" se basaba en su BEOL "10 nm", no en su BEOL "20 nm" como el "14LPP". "8LPP" se basaba en el proceso "10LPP". [21] [22] [ necesita actualización ]

Nvidia lanzó sus GPU de la serie GeForce 30 en septiembre de 2020. En ese momento, se fabricaron con una versión personalizada del proceso "8 nm" de Samsung, llamado "Samsung 8N", con una densidad de transistores de 44,56 millones de transistores por mm 2 . [23] [24] [ necesita actualización ]

Nodos de proceso

Fundición

  1. ^ Para el ESF de 10 nm renombrado como Intel 7 , consulte 7 nm [26] [ disputadodiscutir ]
  2. ^ Intel utiliza esta fórmula: [29]

El paso de compuerta del transistor también se conoce como CPP (paso de policontacto) y el paso de interconexión también se conoce como MMP (paso de metal mínimo). Samsung informó que su proceso de "10 nm" tiene un paso de compuerta de transistor de 64 nm y un paso de interconexión de 48 nm. TSMC informó que su proceso de "10 nm" tiene un paso de compuerta de transistor de 64 nm y un paso de interconexión de 42 nm. Una investigación adicional realizada por Tech Insights reveló que incluso estos valores también son falsos, y se han actualizado en consecuencia. Además, MSSCORPS CO actualizó la altura de la aleta del transistor del proceso de "10 nm" de Samsung en SEMICON Taiwán 2017. [35] [36] [37] [38] [39] GlobalFoundries decidió no desarrollar un nodo de "10 nm", porque creía que tendría una vida útil corta. [40] El proceso de "8 nm" de Samsung fue en ese momento el último de la empresa en utilizar exclusivamente la litografía DUV. [41] [ necesita actualización ]

DRAM "clase 10 nm"

En la industria de DRAM, se utiliza a menudo el término "clase de 10 nm" y esta dimensión generalmente se refiere a la mitad del paso del área activa. [ cita requerida ] Las estructuras de fundición de "10 nm" son generalmente mucho más grandes. [ cita requerida ]

En general, la "clase de 10 nm" se refiere a DRAM con un tamaño de característica de 10-19 nm, y se introdujo por primera vez alrededor de  2016. A partir de 2020, hubo tres generaciones de DRAM de "clase de 10 nm": 1x nm (19-17 nm, Gen1); 1y nm (16-14 nm, Gen2); y 1z nm (13-11 nm, Gen3). [42] La DRAM de tercera generación "1z" fue introducida por primera vez alrededor de  2019 por Samsung , y se afirmó inicialmente que se produciría utilizando litografía ArF sin el uso de litografía EUV; [43] [44] la producción posterior utilizó litografía EUV. [45]

Más allá de 1z, Samsung nombró a su próximo nodo (cuarta generación de DRAM de "clase 10 nm"): "D1a" (se esperaba en ese momento que se hubiera producido en 2021), y más allá de eso "D1b" (se esperaba en ese momento que se hubiera producido en 2022) [ necesita actualización ] ; mientras que Micron se refirió [ necesita actualización ] a los "nodos" sucesivos como "D1α" y "D1β". [46] Micron anunció el envío en volumen de DRAM de clase 1α a principios de 2021. [47]

Referencias

  1. ^ "No más nanómetros – EEJournal". 23 de julio de 2020.
  2. ^ Shukla, Priyank. "Una breve historia de la evolución de los nodos de proceso". design-reuse.com . Consultado el 9 de julio de 2019 .
  3. ^ Hruska, Joel. "14nm, 7nm, 5nm: ¿Hasta dónde puede llegar el CMOS? Depende de si le preguntas a los ingenieros o a los economistas..." ExtremeTech .
  4. ^ "Exclusivo: ¿Intel realmente está empezando a perder su liderazgo en materia de procesos? El nodo de 7 nm está previsto para su lanzamiento en 2022". wccftech.com . 10 de septiembre de 2016.
  5. ^ "La vida en 10 nm. (¿O es 7 nm?) Y 3 nm: opiniones sobre plataformas de silicio avanzadas". eejournal.com . 12 de marzo de 2018.
  6. ^ Damon Poeter (julio de 2008). «Gelsinger de Intel ve un camino claro hacia los chips de 10 nm». Archivado desde el original el 25 de abril de 2009. Consultado el 20 de junio de 2009 .
  7. ^ "MIT: Litografía óptica de alta resolución hasta 12 nanómetros". Archivado desde el original el 25 de septiembre de 2012. Consultado el 20 de junio de 2009 .
  8. ^ "La planta de fabricación más grande del mundo, línea 16". Samsung . 26 de septiembre de 2011 . Consultado el 21 de junio de 2019 .
  9. ^ "Los nuevos chips de memoria flash de 64 GB para móviles fabricados con un proceso de 10 nm de Samsung son más pequeños, más rápidos y mejores". Engadget . 15 de noviembre de 2012 . Consultado el 21 de junio de 2019 .
  10. ^ "Lanzamiento de 10 nm". Archivado desde el original el 4 de agosto de 2018 . Consultado el 4 de agosto de 2018 .
  11. ^ "Samsung produce en masa memoria Flash NAND MLC de 3 bits y 128 GB". Tom's Hardware . 11 de abril de 2013. Archivado desde el original el 21 de junio de 2019 . Consultado el 21 de junio de 2019 .
  12. ^ Samsung inicia la primera producción en masa de un sistema en chip con tecnología FinFET de 10 nanómetros, octubre de 2016
  13. ^ "Samsung inicia la primera producción en masa de la industria de un sistema en chip con tecnología FinFET de 10 nanómetros". news.samsung.com .
  14. ^ "Triple patrón para metal de 10 nm" (PDF) .
  15. ^ abc «Tecnología de 10 nm». TSMC . Consultado el 30 de junio de 2019 .
  16. ^ "Comprar".
  17. ^ techinsights.com. "El lanzamiento de la tecnología 10nm avanza a buen ritmo". techinsights.com . Archivado desde el original el 3 de agosto de 2017. Consultado el 30 de junio de 2017 .
  18. ^ "Intel Corp. retrasa la producción de chips de 10 nm: la producción en masa está ahora prevista para 2019". 29 de abril de 2018. Consultado el 1 de agosto de 2018 .
  19. ^ "Intel dice que no se esperan chips de 10 nm para el mercado generalista hasta el segundo semestre de 2019". 28 de julio de 2018. Consultado el 1 de agosto de 2018 .
  20. ^ "El primer procesador de 10 nm de Intel llega a China". 15 de mayo de 2018. Consultado el 11 de septiembre de 2018 .
  21. ^ "VLSI 2018: nodolet de 11 nm de Samsung, 11LPP". Fusible WikiChip . 30 de junio de 2018 . Consultado el 31 de mayo de 2019 .
  22. ^ abc «VLSI 2018: 8LPP de 8 nm de Samsung, una extensión de 10 nm». WikiChip Fuse . 1 de julio de 2018 . Consultado el 31 de mayo de 2019 .
  23. ^ James, Dave (septiembre de 2020). "Nvidia confirma el proceso de 8 nm de Samsung para RTX 3090, RTX 3080 y RTX 3070 | PC Gamer". www.pcgamer.com .
  24. ^ "Análisis detallado de la GPU NVIDIA GeForce RTX 30 Ampere: especificaciones completas, temperatura, potencia y rendimiento detallados". 4 de septiembre de 2020.
  25. ^ Demerjian, Charlie (2 de agosto de 2018). "Intel destripa el 10nm para lanzarlo al mercado". SemiAccurate . Consultado el 6 de septiembre de 2024 .
  26. ^ "La hoja de ruta de procesos de Intel hasta 2025: ¿con 4 nm, 3 nm, 20 A y 18 A?".
  27. ^ Schor, David (16 de abril de 2019). «TSMC anuncia un proceso de 6 nanómetros». WikiChip Fuse . Consultado el 31 de mayo de 2019 .
  28. ^ "La densidad de 10 nm de Intel es 2,7 veces mejor que la de su nodo de 14 nm". HEXUS . Consultado el 14 de noviembre de 2018 .
  29. ^ Bohr, Mark (28 de marzo de 2017). "Aclaremos el lío de nombres de nodos". Intel Newsroom . Consultado el 6 de diciembre de 2018 .
  30. ^ Frumusanu, Andrei. "Samsung Foundry anuncia la producción en masa de un SoC de 10 nm". www.anandtech.com .
  31. ^ Shilov, Anton. "Samsung inicia la producción en masa de chips utilizando la tecnología de proceso Low Power Plus (10LPP) de 10 nm". www.anandtech.com .
  32. ^ Shilov, Anton. "Actualizaciones de Samsung Foundry: se agregaron 8LPU, EUVL en camino para HVM en 2019". www.anandtech.com .
  33. ^ Cutress, Ian (26 de julio de 2021). "La hoja de ruta de Intel para el proceso de 2025: ¿con 4 nm, 3 nm, 20 A y 18 A?". AnandTech . Consultado el 27 de julio de 2021 .
  34. ^ "¿Qué productos utilizan Intel 10nm? SuperFin y 10++ desmitificados".
  35. ^ "Intel detalla el nodo FinFET de 10 nm avanzado de Cannonlake y afirma que tiene una ventaja de generación completa sobre sus rivales". 28 de marzo de 2017. Archivado desde el original el 30 de marzo de 2017 . Consultado el 30 de marzo de 2017 .
  36. ^ "Informe ejecutivo de la hoja de ruta tecnológica internacional para semiconductores 2.0, edición 2015" (PDF) . Consultado el 27 de diciembre de 2018 .
  37. ^ Jones, Scotten (25 de febrero de 2024). "14 nm, 16 nm, 10 nm y 7 nm: lo que sabemos ahora".
  38. ^ "El Qualcomm Snapdragon 835 es el primero en llegar a los 10 nm". Proceso Samsung 10LPE
  39. ^ "Proceso de litografía de 10 nm". wikichip .
  40. ^ Jones, Scotten (25 de febrero de 2024). "Exclusivo: GLOBALFOUNDRIES revela detalles del proceso de 7 nm".
  41. ^ Shilov, Anton. "La tecnología de proceso 8LPP de Samsung está calificada y lista para la producción". www.anandtech.com .
  42. ^ Mellor, Chris (13 de abril de 2020), "Por qué la DRAM está atrapada en una trampa de 10 nm", blocksandfiles.com
  43. ^ Shilov, Anton (21 de marzo de 2019), "Samsung desarrolla matrices DDR4 más pequeñas utilizando tecnología de proceso de 10 nm de tercera generación", www.anandtech.com
  44. ^ Samsung desarrolla la primera memoria DRAM de 10 nm de tercera generación de la industria para aplicaciones de memoria premium (nota de prensa), Samsung, 25 de marzo de 2019
  45. ^ Samsung anuncia la primera DRAM EUV de la industria con el envío del primer millón de módulos (nota de prensa), Samsung, 25 de marzo de 2020
  46. ^ Choe, Jeongdong (18 de febrero de 2021), "Desmontaje: DRAM D1z de Samsung con litografía EUV", www.eetimes.com
  47. ^ Micron ofrece la primera tecnología DRAM 1α de la industria (nota de prensa), Micron, 26 de enero de 2021