El Zilog Z280 es un microprocesador de 16 bits diseñado por Zilog como una mejora de la arquitectura Zilog Z80 e integrando mejoras del proyecto abandonado Zilog Z800 . Presentado por primera vez en julio de 1987, el Z280 se considera un fracaso comercial.
El Z280 fue fabricado en CMOS , [1] se le agregó una unidad de administración de memoria (MMU) para expandir el rango de direccionamiento a 16 MB , características para configuraciones multitarea y multiprocesador y coprocesador , y 256 bytes de RAM estática en chip, configurable como caché para instrucciones y/o datos, o como parte del espacio de direcciones ordinario. Tiene una gran cantidad de nuevas instrucciones y modos de direccionamiento que dan un total de más de 2000 combinaciones. Es capaz de manejar eficientemente operaciones de datos de 32 bits, incluyendo multiplicación, división y extensión de signo de hardware. Ofrece modos operativos Supervisor y Usuario, y opcionalmente espacios de direcciones separados para instrucciones y datos en ambos modos (cuatro espacios de direcciones posibles en total). Su señal de reloj interna se puede configurar para funcionar a 1, 2 o 4 veces la velocidad del reloj externo (por ejemplo, una CPU de 12 MHz con un bus de 3 MHz ). A diferencia del Z80, el Z280 utiliza una disposición multiplexada para sus buses de dirección y datos. Otras ampliaciones más exitosas de la arquitectura Z80 incluyen el Hitachi HD64180 en 1986 y el Zilog eZ80 en 2001, entre otros.
El Z280 tenía muchas características avanzadas para su época, la mayoría de ellas nunca más vistas en un procesador Zilog: [2]
A principios de la década de 1990, Tilmann Reh diseñó y produjo una pequeña cantidad de computadoras de placa única basadas en el Zilog Z280, pero la CPU nunca se utilizó en ninguna computadora producida comercialmente. [3]
En 2016, Lamar Owens se puso en contacto con Tilmann Reh y obtuvo permiso para crear una nueva serie pequeña de placas de circuito impreso del sistema CPU280, y logró fabricar diez placas que se distribuyeron a varios desarrolladores beta. Wayne Warthen desarrolló una configuración de compilación para reconstruir las imágenes EPROM y de disquete, y creó una página en Github para la distribución y el desarrollo. En la primavera de 2018, se fabricaron otras diez placas. [4]