stringtranslate.com

Z280

El Z280 en un paquete PLCC68
Procesador STEbus Z280

El Zilog Z280 es un microprocesador de 16 bits , una mejora de la arquitectura Zilog Z80 , introducida en julio de 1987. Se trata básicamente del Z800 , renombrado, con ligeras mejoras como ser fabricado en CMOS . [1] Fue un fracaso comercial. Zilog agregó una unidad de administración de memoria (MMU) para expandir el rango de direccionamiento a 16  MB , características para configuraciones multitarea y multiprocesador y coprocesador , y 256 bytes de RAM estática en el chip, configurable como caché para instrucciones y/o datos, o como parte del espacio de direcciones ordinario. Tiene una gran cantidad de nuevas instrucciones y modos de direccionamiento que dan un total de más de 2000 combinaciones. Es capaz de manejar eficientemente operaciones de datos de 32 bits, incluida la multiplicación, división y extensión de signos por hardware. Ofrece modos de funcionamiento Supervisor y Usuario y, opcionalmente, espacios de direcciones separados para instrucciones y datos en ambos modos (cuatro espacios de direcciones posibles en total). Su señal de reloj interno se puede configurar para funcionar a 1, 2 o 4 veces la velocidad del reloj externo (por ejemplo, una CPU de 12 MHz con un bus de 3 MHz ). A diferencia del Z80, el Z280 utiliza una disposición multiplexada para sus buses de direcciones y datos. Extensiones más exitosas de la arquitectura Z80 incluyen el Hitachi HD64180 en 1986 y el Zilog eZ80 en 2001, entre otros. Ver más Zilog Z800 .

El Z280 tenía muchas características avanzadas para su época, la mayoría de ellas nunca más vistas en un procesador Zilog: [2]

Referencias

  1. ^ EDN 27 de noviembre de 1986 p133
  2. ^ Manual técnico preliminar de la unidad de microprocesador Z280 MPU (PDF) . San José, California : Zilog . 1989. Archivado desde el original (PDF) el 11 de septiembre de 2019 . Consultado el 15 de julio de 2009 .

Otras lecturas