stringtranslate.com

LVCMOS

El semiconductor complementario de óxido metálico de bajo voltaje ( LVCMOS ) es una clase de bajo voltaje de circuitos integrados digitales con tecnología CMOS .

Descripción general

Para obtener un mejor rendimiento y menores costes, los fabricantes de semiconductores reducen las geometrías de los dispositivos de los circuitos integrados. Con cada reducción, también se debe reducir el voltaje de operación asociado para mantener las mismas características operativas básicas de los transistores. A medida que la tecnología de semiconductores ha progresado, el Consejo Conjunto de Ingeniería de Dispositivos Electrónicos ( JEDEC ) ha definido estándares de interfaz y voltaje de fuente de alimentación LVCMOS para voltajes decrecientes para niveles lógicos digitales inferiores a 5 voltios .

Referencias

  1. ^ "Estándar JEDEC JESD8C.01: estándar de interfaz para voltaje de fuente de alimentación de 3,3 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .
  2. ^ "Estándar JEDEC JESD8-5A.01: estándar de interfaz para voltaje de fuente de alimentación de 2,5 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .
  3. ^ "Estándar JEDEC JESD80: estándar para la descripción de dispositivos lógicos CMOS de 2,5 V" (PDF) . JEDEC . Noviembre de 1999 . Consultado el 5 de marzo de 2019 .
  4. ^ "Estándar JEDEC JESD8-7A: estándar de interfaz para voltaje de fuente de alimentación de 1,8 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .
  5. ^ "Estándar JEDEC JESD76: estándar para la descripción de dispositivos lógicos CMOS de 1,8 V" (PDF) . JEDEC . Abril de 2000 . Consultado el 5 de marzo de 2019 .
  6. ^ "Estándar JEDEC JESD8-11A.01: estándar de interfaz para voltaje de fuente de alimentación de 1,5 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .
  7. ^ "Estándar JEDEC JESD76-3: estándar para la descripción de dispositivos lógicos CMOS de 1,5 V" (PDF) . JEDEC . Agosto de 2001 . Consultado el 5 de marzo de 2019 .
  8. ^ "Estándar JEDEC JESD8-12A.01: estándar de interfaz para voltaje de fuente de alimentación de 1,2 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .
  9. ^ "Estándar JEDEC JESD76-2: estándar para la descripción de dispositivos lógicos CMOS de 1,2 V" (PDF) . JEDEC . Junio ​​de 2001 . Consultado el 5 de marzo de 2019 .
  10. ^ "Estándar JEDEC JESD8-14A.01: estándar de interfaz para voltaje de fuente de alimentación de 1,0 V (rango normal) para circuitos integrados digitales sin terminación" (PDF) . JEDEC . Septiembre de 2007 . Consultado el 5 de marzo de 2019 .