El silicio deformado es una capa de silicio en la que los átomos de silicio se estiran más allá de su distancia interatómica normal. [1] Esto se puede lograr colocando la capa de silicio sobre un sustrato de silicio-germanio ( Si Ge ). A medida que los átomos de la capa de silicio se alinean con los átomos de la capa de silicio germanio subyacente (que están dispuestos un poco más separados, con respecto a los de un cristal de silicio en masa), los enlaces entre los átomos de silicio se estiran, lo que conduce a tensiones. silicio. Al separar más estos átomos de silicio se reducen las fuerzas atómicas que interfieren con el movimiento de los electrones a través de los transistores y, por tanto, se mejora la movilidad , lo que se traduce en un mejor rendimiento del chip y un menor consumo de energía. Estos electrones pueden moverse un 70% más rápido, lo que permite que los transistores de silicio tensos cambien un 35% más rápido.
Los avances más recientes incluyen la deposición de silicio deformado utilizando epitaxia metalorgánica en fase de vapor ( MOVPE ) con metalorgánicos como fuentes de partida, por ejemplo, fuentes de silicio ( silano y diclorosilano ) y fuentes de germanio ( germano , tetracloruro de germanio e isobutilgermano ).
Los métodos más recientes para inducir tensión incluyen dopar la fuente y el drenaje con átomos que no coinciden en la red, como el germanio y el carbono . [2] El dopaje con germanio de hasta un 20 % en la fuente y el drenaje del MOSFET del canal P provoca una tensión de compresión uniaxial en el canal, lo que aumenta la movilidad del orificio. El dopaje con carbono de tan solo 0,25 % en la fuente y el drenaje del MOSFET del canal N provoca una tensión de tracción uniaxial en el canal, lo que aumenta la movilidad de los electrones . Cubrir el transistor NMOS con una capa de nitruro de silicio altamente estresada es otra forma de crear tensión de tracción uniaxial. A diferencia de los métodos a nivel de oblea para inducir tensión en la capa del canal antes de la fabricación del MOSFET, los métodos antes mencionados utilizan tensión inducida durante la propia fabricación del MOSFET para alterar la movilidad del portador en el canal del transistor.
La idea de utilizar germanio para tensar el silicio con el fin de mejorar los transistores de efecto de campo parece remontarse al menos a 1991. [3]
En 2000, un informe del MIT investigó la movilidad de agujeros teórica y experimental en dispositivos PMOS basados en heteroestructura de SiGe. [4]
En 2003, se informó que IBM estaba entre los principales defensores de esta tecnología. [5]
En 2002, Intel había incluido tecnología de silicio forzado en su serie de microprocesadores Pentium X86 de 90 nm a principios de 2000. [5] En 2005, Intel fue demandada por la compañía AmberWave por supuesta infracción de patente relacionada con la tecnología de silicio forzado. [ cita necesaria ]