La VAX 6000 es una familia descontinuada de minicomputadoras desarrolladas y fabricadas por Digital Equipment Corporation (DEC) que utiliza procesadores que implementan la arquitectura de conjunto de instrucciones (ISA) VAX . Originalmente, la VAX 6000 estaba destinada a ser una línea de productos VAX de gama media que complementara a la VAX 8000 , pero con la introducción de la serie VAX 6000 Modelo 400, la antigua VAX 8000 se discontinuó a favor de la VAX 6000, que ofrecía un rendimiento ligeramente superior por la mitad del costo. La familia VAX 6000 es compatible con los sistemas operativos VMS y ULTRIX de Digital . [1]
El VAX 6000 se alojaba en un gabinete que contenía tres jaulas de tarjetas en la parte superior: una jaula de tarjetas XMI de 14 ranuras a la derecha para módulos de CPU y memoria, y hardware de bus VAXBI opcional a la izquierda. El hardware VAXBI distinguía dos versiones de la plataforma VAX 6000, XMI-1 y XMI-2. XMI-1 se diferenciaba de XMI-2 al requerir un adaptador DWMBA y la presencia de dos canales VAXBI de 6 ranuras, mientras que en la plataforma XMI-2, VAXBI era una característica opcional y, si era necesario, se proporcionaba como un solo canal de 12 ranuras. En ambas versiones, VAXBI se proporcionaba mediante dos jaulas de tarjetas VAXBI de 6 ranuras.
Debajo de las cajas de tarjetas se encontraba el sistema de refrigeración, que ocupaba la mayor parte del volumen del gabinete. La parte inferior del gabinete contenía un espacio para una unidad de respaldo de batería opcional y dos unidades de disco duro RA90 o RA92. La unidad de respaldo de batería podía proporcionar energía al sistema durante un segundo en caso de un corte de energía, después del cual el sistema dejaba de funcionar, pero continuaba conservando los datos en la memoria caché y la memoria durante diez minutos.
El gabinete medía 154 centímetros (60,5 pulgadas) de alto, 77 centímetros (30,5 pulgadas) de ancho y profundidad; y pesaba 341 kilogramos (752 libras). [2]
El VAX 6333 era un VAXcluster preempaquetado de tres sistemas VAX 6330 (VAX 6000 Modelo 330). Junto con la matriz de almacenamiento SA650, el VAX 6333 costó 2,8 millones de dólares.
El VAX 6000 Modelo 4x0, con nombre en código " Calypso/XRP ", se presentó el 11 de julio de 1989. [1] Utilizaba el módulo de CPU KA64A y podía configurarse con uno a seis módulos de este tipo para uno a seis procesadores. El KA64A contenía un conjunto de chips Rigel de 35,71 MHz (tiempo de ciclo de 28 ns) con una caché B externa de 128 KB ( caché L2 ). La caché B se mapeó directamente y utilizó un tamaño de línea de caché de 64 bytes con un tamaño de subbloque de 16 bytes. Se construyó a partir de veinticuatro SRAM de 64 KB (4 bits por 16.384 palabras) de 15 ns. El módulo también contenía un conjunto de chips REXMI, cuyo propósito era interconectar el bus DAL (línea de datos y direcciones) del conjunto de chips Rigel con el ASIC XCI , el lado del usuario de la interfaz de esquina XMI. El conjunto de chips REXMI estaba compuesto por el chip controlador/de dirección XCA y dos chips de ruta de datos XCP. El XCA y el XCP eran ASIC desarrollados utilizando una metodología de celda estándar y fabricados en el proceso CMOS-2 de Digital. El bus DAL (línea de datos y dirección) del conjunto de chips Rigel estaba interconectado a la esquina XMI (una sección de un módulo XMI que contiene la lógica del bus XMI) y luego al bus XMI mediante la interfaz REXMI. Se admitía un máximo de 256 MB de memoria ECC. [3]
El modelo 600, cuyo nombre en código era " Neptune ", se introdujo el 30 de noviembre de 1991. Utilizaba el módulo de CPU KA66A, que contenía un microprocesador NVAX de 83,33 MHz (ciclo de 12 ns) acompañado de una caché B externa de 2 MB (caché L2) y podía tener de uno a seis módulos de este tipo. El NVAX se conectaba al ASIC NEXMI a través del bus NDAL, un bus de sistema multiplexado de datos de dirección de 64 bits con una frecuencia de reloj de 27,78 MHz (ciclo de 36 ns). El ASIC NEXMI interconectaba el NVAX con el bus XMI2, proporcionando funciones como la traducción de comandos de bus NDAL a comandos de bus XMI. También implementaba el ROMBUS utilizado por los dispositivos de soporte en el módulo de CPU, como la consola. El NEXMI era un ASIC semipersonalizado fabricado con el proceso CMOS-3 de Digital . Contenía 0,25 millones de transistores en una matriz de 0,595 por 0,586 pulgadas encapsulada en una matriz de rejilla de pines cerámicos (CPGA) personalizada de 339 pines. El sistema admitía un máximo de 1 GB de memoria.