stringtranslate.com

Lógica de alto umbral

Esquema de la puerta NAND HTL básica de tres entradas sin búfer

La lógica de alto umbral ( HTL ), también conocida como lógica de baja velocidad ( LSL ) o lógica de alto nivel ( HLL ), es una variante de la lógica de diodo-transistor que se utiliza en entornos donde el ruido es muy alto.

FZH251, cuatro HTL de dos entradas Y

Operación

Los valores de umbral en la entrada de una puerta lógica determinan si una entrada particular se interpreta como un 0 lógico o un 1 lógico (por ejemplo, cualquier valor inferior a 1 V es un 0 lógico y cualquier valor superior a 3 V es un 1 lógico; en este ejemplo , los valores umbral son 1 V y 3 V). HTL incorpora diodos Zener para crear una gran compensación entre los niveles de voltaje lógico 1 y lógico 0. Estos dispositivos generalmente funcionaban con una fuente de alimentación de 15 V y se encontraban en control industrial, donde el alto diferencial estaba destinado a minimizar el efecto del ruido.

Esquema de una puerta HTL NAND de dos entradas con búfer real FZH101A; PV = 180 mW; tpd = 175 ns.

Ventajas

Desventaja

Uso

Se utiliza ampliamente en entornos industriales. p.ej

Circuitos similares

El búfer en este dispositivo es exactamente el mismo que se usó en las etapas de salida de video RGB en circuitos de TV en la forma en que el transistor NPN superior aumenta rápidamente una capacitancia catódica con una resistencia de carga relativamente alta en el transistor NPN inferior, mientras que el transistor NPN inferior El transistor controla el encendido del voltaje de salida.

El principio de mejorar las capacitancias parásitas de carga y descarga que se utiliza aquí es el mismo que en los circuitos lógicos de alto umbral.

Ver también

Referencias