El Grupo de Investigación y Análisis Numérico Avanzado ( ANURAG ) es un laboratorio de la Organización de Investigación y Desarrollo de Defensa (DRDO). Ubicado en Kanchanbagh , Hyderabad , participa en el desarrollo de soluciones informáticas para el análisis numérico y su uso en otros proyectos de la DRDO.
ANURAG se estableció el 2 de mayo de 1988 para desarrollar una supercomputadora autóctona. Más tarde, en 1991, ANURAG pasó a formar parte de la Organización de I+D de Defensa para apoyar el trabajo de diseño aeronáutico [1] con el mandato de ejecutar proyectos específicos y con plazos determinados que conduzcan al desarrollo de sistemas informáticos y paquetes de software diseñados a medida para el análisis numérico y otras aplicaciones. [2] A partir de 2020, ya no funciona ni actúa como laboratorio independiente. Todo el personal se ha trasladado a otros laboratorios de DRDO en Hyderabad, Bangalore y Delhi. [3]
ANURAG contribuye al diseño y desarrollo de sistemas informáticos avanzados. Gran parte de esta investigación se lleva a cabo en conceptos de vanguardia como arquitecturas paralelas , etc., con el fin de construir una base tecnológica en estas áreas. Sus áreas de trabajo son: [4]
PACE (Procesador para Cálculos Aerodinámicos y Evaluación) , [1] [5] desarrollado por ANURAG, es una supercomputadora de procesamiento paralelo de paso de mensajes acoplada de forma flexible . PACE fue diseñada originalmente para satisfacer las necesidades de dinámica de fluidos computacional (CFD) en el diseño de aeronaves. También se puede utilizar para otros campos, como la previsión meteorológica , el diseño de automóviles y de ingeniería civil y la biología molecular . Estos sistemas se han construido utilizando placas de procesador Pentium basadas en bus VME, conmutadores ATM y hardware de comunicación de memoria reflexiva.
En 1987, la India decidió lanzar una iniciativa nacional en el campo de la supercomputación para diseñar, desarrollar y entregar una supercomputadora de gigaflops . Se iniciaron proyectos complementarios en varios laboratorios, entre ellos ANURAG. El entonces Primer Ministro P.V. Narasimha Rao presentó el PACE en abril de 1995. [ cita requerida ]
A finales de 1998, ANURAG desarrolló el "Pace Plus 32" , 15 veces más potente , que puede utilizarse para apoyar el desarrollo de misiles, así como en otros campos. En enero de 2004, el Dr. APJ Abdul Kalam presentó un sistema PACE++ de 128 nodos, construido utilizando placas VME basadas en procesadores Pentium . El rendimiento de este sistema es de 50 gigaflops (rendimiento sostenido). Se ha instalado en el Instituto Indio de Ciencias de Bangalore . En la actualidad, se está trabajando en un sistema de procesamiento paralelo basado en clústeres Linux destinados a ofrecer un rendimiento de 1 teraflop .
ANAMICA (Ayuda para la caracterización e imágenes médicas de ANURAG) [5] es un software de visualización médica tridimensional compatible con DICOM para datos obtenidos de cualquier sistema de imágenes médicas como MRI , CT y Ultrasonido . El software tiene técnicas de visualización bidimensional y tridimensional para visualizar las imágenes de varias maneras. La secuencia de imágenes obtenidas de cualquier sistema de imágenes mediante el escaneo de un solo paciente se empaqueta para formar una cuadrícula tridimensional. El software también se ha modificado para aceptar datos de sistemas de TC industriales.
ANURAG ha diseñado y desarrollado microprocesadores de uso general : ANUPAMA y ABACUS. ANUPAMA es un procesador RISC de 32 bits y funciona a una velocidad de reloj de 33 MHz. El kit completo de herramientas de desarrollo de software está disponible para el desarrollo de aplicaciones. Se encuentra disponible un ordenador de placa única basado en ANUPAMA para evaluación y desarrollo de software. ANUPAMA también está disponible como núcleo IP.
ABACUS es un procesador de 32 bits para aplicaciones multitarea con soporte de memoria virtual. Está diseñado en torno al núcleo ANUPAMA con añadidos como MMU, dos niveles de caché, FPU de doble precisión y controlador SDRAM. El núcleo IP de ABACUS está disponible en código Verilog RTL. Este procesador es adecuado para aplicaciones de escritorio. Hay disponible una plataforma de software completa para el procesador ABACUS y se ha implementado una computadora de placa única con ABACUS. Se ha adaptado el kernel de Linux.
ANURAG ha diseñado un procesador DSP de 16 bits, que está disponible como núcleo IP y el diseño está empaquetado en un CPGA de 120 pines. También ha diseñado otros procesadores y núcleos aritméticos. ANURAG también ha podido fabricar diseños CMOS de hasta 1 micrómetro de tamaño y con hasta 100.000 puertas. Se han logrado tamaños de matriz de 14 x 14 mm.
17°20′03″N 78°29′31″E / 17.334071°N 78.491888°E / 17.334071; 78.491888