Introducida en las estaciones de trabajo y servidores Hewlett-Packard HP 9000 Series 500 (lanzadas originalmente como HP 9020 y también, extraoficialmente, llamada HP 9000 Series 600), la CPU de un solo chip se usó junto con el procesador de E/S (IOP), el controlador de memoria (MMU), el reloj y una serie de dispositivos de RAM dinámica de 128 kilobits [1] como base de la arquitectura del sistema HP 9000. [2] Era una implementación de 32 bits de la arquitectura de pila de la computadora HP 3000 de 16 bits , [3] con más de 220 instrucciones (algunas de 32 bits de ancho, otras de 16 bits de ancho), un modelo de memoria segmentada y sin registros visibles para el programador de propósito general . [4] El diseño de la CPU FOCUS se inspiró en gran medida en el diseño de chip de silicio sobre zafiro (SOS) personalizado que HP usó en sus máquinas de la serie HP 3000.
Debido a la alta densidad del proceso de circuitos integrados NMOS-III de HP, [5] la disipación de calor era un problema. Por lo tanto, los chips se montaron en placas de circuito impreso especiales , con una lámina de cobre de ~1 mm en su núcleo, llamada "finstrates" . [6] [7]
^ Wheeler, John K.; Spencer, John R.; Beucler, Dale R.; Kohlhardt, Charlie G. (agosto de 1983). «RAM dinámica NMOS de 128 000 bits con redundancia». Hewlett-Packard Journal . 34 (8): 20–24 . Consultado el 6 de octubre de 2020 .
^ Beyers, Joseph W.; Zeller, Eugene R.; Seccombe, S. Dana (agosto de 1983). «La tecnología VLSI integra un sistema informático de 32 bits en un paquete pequeño». Hewlett-Packard Journal . 34 (8): 3–6 . Consultado el 6 de octubre de 2020 .
^ ab Burkhart, Kevin P.; Forsyth, Mark A.; Hammer, Mark E.; Tanksalvala, Darius F. (agosto de 1983). "Un microprocesador VLSI de 18 MHz y 32 bits". Hewlett-Packard Journal . 34 (8): 7–8, 10, 11 . Consultado el 6 de octubre de 2020 .
^ Fiasconaro, James G. (agosto de 1983). «Conjunto de instrucciones para un procesador de 32 bits de un solo chip». Hewlett-Packard Journal . 34 (8): 9–10 . Consultado el 6 de octubre de 2020 .
^ Mikkelson, James M.; Fei, Fung-Sun; Malhotra, Arun K.; Seccombe, S. Dana (agosto de 1983). "Tecnología de proceso NMOS-III". Revista Hewlett-Packard . 34 (8): 27–30 . Consultado el 6 de octubre de 2020 .
^ Malhotra, Arun K.; Leinbach, Glen E.; Straw, Jeffery J.; Wagner, Guy R. (agosto de 1983). "Finstrate: un nuevo concepto en el envasado VLSI". Revista Hewlett-Packard . 34 (8): 24–26 . Consultado el 6 de octubre de 2020 .
^ ab "OpenPA: HP 9000/500 FOCUS". Paul Weissmann . Consultado el 25 de febrero de 2005 .
"Museo de Computación HP: Computadoras de escritorio técnicas: Serie 500".Consulte "Documentación del producto".para artículos de HP Journal.
"HP 9000" (PDF) . Revista HP . 34 (8). Agosto de 1983.
Beyers, JW; Dohse, LJ; Fucetola, JP; Kochis, RL; Lob, CG; Taylor, GL; Zeller, ER (octubre de 1981). "Un chip de CPU VLSI de 32 bits". IEEE Journal of Solid-State Circuits . 16 (5): 537–542. Código Bibliográfico :1981IJSSC..16..537B. doi :10.1109/JSSC.1981.1051634. S2CID 21460202.