La computadora de datos aéreos centrales del F-14 , también abreviada como CADC , calcula la altitud, la velocidad vertical , la velocidad del aire y el número de Mach a partir de las entradas de sensores como el tubo de Pitot , la presión estática y la temperatura. [1] Entre 1968 y 1970, se desarrolló el primer CADC que utilizaba circuitos integrados digitales personalizados para el F-14 . [2]
El CADC fue un sistema de control de vuelo integrado de múltiples chips desarrollado por Garrett AiResearch y utilizado en las primeras versiones del caza F-14 Tomcat de la Armada de los EE. UU . Es notable por el uso temprano de circuitos integrados personalizados MOS y se ha considerado el primer microprocesador . [2] El primer microprocesador comercial fue el contemporáneo Intel 4004. El 4004 no tenía ni de lejos la potencia de cálculo ni la capacidad de interfaz necesarias para realizar las funciones del CADC. En ese momento, la mejor tecnología de circuito integrado (chip) disponible carecía de la escala (número de transistores por chip) necesaria para construir un microprocesador de un solo chip para un sistema de control de vuelo.
El CADC fue diseñado y construido por un equipo dirigido por Steve Geller y Ray Holt , y apoyado por la startup American Microsystems . El trabajo de diseño comenzó en 1968 y se completó en junio de 1970, superando una serie de sistemas electromecánicos que también habían sido diseñados para el F-14. Fue clasificado por la Marina [3] hasta 1998. La historia de Ray Holt sobre este diseño y desarrollo se presenta en su autobiografía The Accidental Engineer . [2]
El CADC constaba de un convertidor A-D , varios sensores de presión de cuarzo y una serie de microchips basados en MOS . Las entradas del sistema incluían los controles de vuelo primarios, una serie de interruptores, presión de aire estática y dinámica (para calcular los puntos de pérdida y la velocidad de la aeronave) y un indicador de temperatura. Las salidas controlaban el barrido del ala y los flaps y slats de maniobra y entradas de control limitadas permitidas. [4]
El chipset MP944 del CADC funcionaba a 375 kHz y ejecutaba 9375 instrucciones por segundo. Contenía seis chips utilizados para construir el CADC, todos basados en un sistema numérico de complemento a dos de fracción de punto fijo de 20 bits . Eran la unidad multiplicadora paralela (PMU) en un DIP de 28 pines , la unidad divisora paralela (PDU) (DIP de 28 pines), el almacenamiento de acceso aleatorio (RAS) (DIP de 14 pines), la memoria de solo lectura (ROM) (DIP de 14 pines), la función lógica especial (SLF) (DIP de 28 pines) y la unidad lógica de dirección (SLU) (DIP de 28 pines). El sistema completo de 28 circuitos consta de 1 PMU, 1 PDU, 1 SLF, 3 RAS, 3 SLU y 19 ROM, habilitados por 74.442 transistores. [5]
En 1971, Holt escribió un artículo sobre el sistema para la revista Computer Design . [6] La Marina lo clasificó y lo publicó en 1998.