CPU de 32 bits para Wii
Broadway es el nombre en código de la unidad central de procesamiento (CPU) de 32 bits utilizada en la consola de videojuegos doméstica Wii de Nintendo . Fue diseñada por IBM y se produjo inicialmente utilizando un proceso SOI de 90 nm y luego se produjo con un proceso SOI de 65 nm .
Según IBM, el procesador consume un 20% menos de energía que su predecesor, el Gekko de 180 nm utilizado en la consola de videojuegos GameCube . [1]
Broadway fue producido por IBM en sus instalaciones de desarrollo y fabricación de semiconductores en East Fishkill , Nueva York (ahora propiedad de GlobalFoundries ). La operación de unión, ensamblaje y prueba del módulo Broadway se realizó en las instalaciones de IBM en Bromont , Quebec . Nintendo o IBM han hecho públicos muy pocos detalles oficiales; informes no oficiales afirman que se deriva de la arquitectura Gekko de 486 MHz utilizada en GameCube y que funciona un 50% más rápido a 729 MHz. [2]
El PowerPC 750CL , lanzado en 2006, es una CPU estándar ofrecida por IBM; es prácticamente idéntica a Broadway, pero se proporcionó en múltiples variantes de velocidad de reloj (que van desde 400 MHz a 1000 MHz). [3] [4] [5]
Presupuesto
- Tecnología de proceso de 90 nanómetros, reducida a 65 nm en 2007. [6]
- Núcleo PowerPC de ejecución fuera de orden superescalar , especialmente modificado para la plataforma Wii
- Tecnología de silicio sobre aislante (SOI) de IBM
- Compatible con versiones anteriores del procesador Gekko
- 729 MHz
- 4 etapas de longitud Dos ALU enteras (IU1 e IU2) – 32 bits
- Unidad de punto flotante (FPU) de 64 bits y 7 etapas de longitud (o SIMD de 2 × 32 bits, que a menudo se encuentra bajo la denominación "pares sencillos")
- Unidad de predicción de ramificaciones (BPU)
- Unidad de carga y almacenamiento (LSU)
- Unidad de registro del sistema (SRU)
- Unidad de gestión de memoria (MMU)
- Caché de instrucciones de destino de rama (BTIC)
- Instrucciones SIMD – PowerPC750 + Aproximadamente 50 nuevas instrucciones SIMD , orientadas a gráficos 3D
- Caché L1 de 64 kB (32 kB de instrucciones + 32 kB de datos)
- Caché L2 de 256 kB
- 2,9 GFLOPS
Bus externo
- 64 bits
- 243 MHz
- 1,944 gigabytes por segundo de ancho de banda
Galería
Estas imágenes son ilustraciones y sólo están aproximadas a escala.
Referencias
- ^ IBM (2006). «IBM envía los primeros microchips para la consola de videojuegos Wii de Nintendo». Archivado desde el original el 11 de octubre de 2006. Consultado el 8 de septiembre de 2006 .
- ^ "Especificaciones técnicas de Wii, Wii". Archivado desde el original el 10 de agosto de 2011. Consultado el 29 de mayo de 2009 .
- ^ "Manual del usuario del microprocesador IBM Broadway RISC, v0.6" (PDF) . pág. 61. Archivado desde el original (PDF) el 4 de diciembre de 2013.
- ^ "Nivel de revisión DD2.x del microprocesador IBM PowerPC 750CL" (PDF) . Archivado desde el original (PDF) el 3 de junio de 2013.
- ^ "Manual del usuario del microprocesador IBM PowerPC 750CL RISC" (PDF) . Archivado desde el original (PDF) el 15 de noviembre de 2012.
- ^ "CPU Wii U |Espresso| la foto - Cortesía de Chipworks".